兆松 ZCC-FuSa 工具链全面适配 Andes 晶心车规级 RISC-V CPU IP,共筑汽车安全新生态
2025 年 8 月 26 日 — 兆松科技宣布其车规编译器 ZCC-FuSa 全面支持 Andes 晶心科技各系列车规级的 AndesCore™ RISC-V CPU IP (D23-SE、N25F-SE、D25F-SE、D45-SE)。双方将携手合作,发挥各自优势,为智能汽车市场提供高性能且安全可靠的“CPU IP + 编译工具链”协同方案,共同助力 RISC-V 在汽车应用领域的生态构建。
兆松科技功能安全编译器 ZCC-FuSa
ZCC-FuSa 是兆松科技推出的高性能 C/C++ 编译器的功能安全版。ZCC-FuSa 获得经德国 DAkkS 认可的 ISO 26262:2018 功能安全产品认证,并且适用于所有汽车安全完整性等级(ASIL)。通过 ISO 26262 认证的软件工具,不仅能够帮助企业降低系统开发过程中的风险,高效地开发符合安全标准的软件,更有助于减少功能安全验证工作量,缩短开发周期,助力产品加速上市。
- 高性能:延续 ZCC 编译器一贯的卓越性能表现。
- 安全性保障:严格遵循 ISO 26262:2018 标准,全面覆盖 ASIL A 至 ASIL D 各级别安全需求。
- 加速认证流程:提供开箱即用的功能安全服务包,减少额外的功能安全验证工作,助力产品快速通过安全审核。
- 全面支持服务:配备安全技术支持团队,帮助开发人员快速上手,缩短产品上市周期。
晶心科技车规级 RISC-V 处理器 IP 核
晶心科技面向汽车电子领域推出了多款单核 / 多核 CPU 解决方案,兼具高性能、低功耗与灵活配置等多样化选择,并且已通过 ISO 26262 功能安全标准认证,为打造安全可靠、性能卓越的汽车芯片提供理想 IP 核。
兆松科技的功能安全工具链 ZCC-FuSa 目前已适配晶心科技所有车规级 RISC-V 处理器内核,并且在不同系列的车规处理器内核上均能实现一定程度的性能提升。相较于开源 GNU GCC 14.2.0 工具链,ZCC-FuSa-4.0.0 在 CoreMark 测试中平均可以实现 29% 的性能提升,以及 29% 的代码密度优化。Dhrystone (ground rules) 测试中, ZCC-FuSa-4.0.0 平均可以实现 53%的性能提升,以及 45% 的代码密度优化。
晶心科技 CTO 苏泓萌表示:“我们对 ZCC-FuSa 编译程序在 Andes RISC-V 安全核心上的效能优化印象深刻。ZCC-FuSa 所带来的指令调度与编译程序优化的技术,有效提升了 CPU 在嵌入式与车用软件的执行效能与安全效益。”
兆松科技 CTO 伍华林表示 :“ZCC-FuSa 完整支持 Andes RISC‑V 核心架构及 Andes 自定义指令集,且在性能、代码密度和安全性上取得领先优势。未来我们将与 Andes 深化合作,打造功能安全软硬协同优化解决方案。”
Andes 晶心科技的车规级 RISC-V 处理器核心与兆松科技的高性能 RISC-V 工具链强强联合,打造出兼具安全可靠与高性能的车规级 “CPU IP + 编译工具链” 软硬协同组合,为汽车芯片厂商提供了具有市场竞争力的解决方案新选择,加速 RISC-V 汽车应用的落地与上市。
如果想进一步了解 Andes 车规级 RISC-V 处理器 IP 核与兆松功能安全编译器 ZCC-FuSa 的协同解决方案,欢迎参加晶心科技年度盛会 Andes RISC-V CON 北京站。
关于Andes晶心科技
Andes 晶心科技股份有限公司于2005年成立于新竹科学园区,2017 年于台湾证交所上市 (TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099)。Andes 晶心是RISC-V 国际协会的创始首席会员,也是第一家推出商用 RISC-V 向量处理器的主流 CPU 供货商。为满足当今电子设备的严格要求, Andes 晶心提供可配置性高的 32/64 位高效能 CPU 核,包含 DSP、FPU、Vector、超纯量 (Superscalar)、乱序执行 (Out-of-Order)、多核及车用系列,可应用于各式SoC与应用场景。Andes 晶心提供功能齐全的整合开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其 SoC 设计。截至 2024 年底,Andes-Embedded® SoC 累计出货量已超过 170 亿颗。更多关于 Andes 晶心的信息,请参考 Andes 晶心官网 https://www.andestech.com/cn/ 。订阅 Andes 晶心微信公众号 AndesTech 及 Bilibili 获得最新消息!
关于兆松科技
兆松科技成立于 2019 年底,是国内领先的 RISC-V 及 AI 基础软件平台公司。基于先进编译技术、建模仿真、算法优化以及形式化方法等核心能力,公司主要提供 RISC-V 软件开发工具、SoC 架构探索工具、AI 模型部署工具以及车规安全检测工具等产品及相关解决方案,满足 MCU、人工智能、数据中心、汽车电子等多领域的开发需求。欢迎关注兆松科技公众号!
Related Semiconductor IP
- 64 bit RISC-V Multicore Processor with 2048-bit VLEN and AMM
- 64-bit Multiprocessor with Level-2 Cache-Coherence
- 64-bit CPU Core with Level-2 Cache Controller
- 32 bit RISC-V Multicore Processor with 256-bit VLEN and AMM
- Embedded Hardware Security Module (Root of Trust) - Automotive Grade ISO 26262 ASIL-B
Related News
- 晶心与您相约在RISC-V 峰会; 了解唯一通过ISO 26262标准并完全兼容的 RISC-V CPU以及最新多核 4 路乱序处理器和多核 1024 位向量处理器
- Andes Technology晶心科技宣布推出 N25F-SE 处理器 全球第一个全面符合ISO 26262标准的RISC-V CPU IP
- 晶心科技与 LDRA 携手合作,为晶心 RISC-V CPU安全关键软件提供集成工具套件
- 兆松科技 ZCC 工具链全面支持 Andes晶心科技 RISC-V 处理器