Andes晶心科技 AutoOpTune™ 采用基因算法 加速 RISC-V 软件优化

Andes AutoOpTune™ v1.0 可自动探索并选择优化编译程序选项,协助软件开发人员在效能与程序代码大小间取得最佳平衡,加速整体开发流程。

2025813高效能、低功耗 32/64 位 RISC-V 处理器核心的领导供货商,以及RISC-V 国际协会的创始首席会员——Andes 晶心科技今日宣布推出Andes AutoOpTune™ v1.0。该智能工具可通过微调程序编译选项,自动进行软件对象的优化与编译,量身打造以满足多样化的软件开发需求。AutoOpTune™ 协助开发人员简化并加速效能与程序代码体积的调校流程,全面提升开发效率。

Andes AutoOpTune™ 采用基因算法,智能探索超过 280 种编译选项,无论是追求效能最大化、程序代码体积最小化,或两者之间的平衡,都能依据用户目标自动识别最佳设定。该工具提供直观的可视化分析,呈现各项配置的取舍关系,协助开发人员免除繁复的手动反复测试,高效做出明确且有效的决策。凭借简洁易用的操作接口,AutoOpTune™ 可快速设定优化目标与限制,通过分布图清晰展现结果差异,并迅速选择理想目标,或将最佳标志套用于构建配置。

基准检验结果显示,AndesCore® RISC-V 处理器在多种应用场景展现显著提升:在程序代码体积缩减模式下,嵌入式与音频工作负载的程序代码体积较GCC标准体积缩减优化编译减少高达18%;在效能优化模式下,主要SPECint2006基准检验的效能优化较GCC最高等级优化对比可提升最高达37%。平衡模式,顾名思义则可实现程序代码体积与效能的均衡改善,典型提升幅度介于 5% 至 10%。这些优化成果可直接转化为更快的加载速度、更低的内存使用率、卓越的效能表现及功耗控制,为资源受限环境带来关键优势。

Andes AutoOpTune™ 为 AndeSight® v5.4 的独立授权插件,支持所有 Andes RISC-V 处理器。开发人员仅需通过简单的选项调整与重新编译,即可为开发中或已部署于芯片上的软件项目带来额外的效能提升。

「Andes AutoOpTune™ 大幅降低软件优化所需的时间与人力成本,」Andes 晶心科技总经理暨首席技术官苏泓萌博士表示,「此版本的推出,是协助开发人员充分发挥 Andes RISC-V处理器核心效能与效率的重要里程碑。」

想深入了解 AutoOpTune™ 技术及 RISC-V 在 AI、车用电子、安全等领域的最新应用?诚挚邀请您参加2025 Andes RISC-V CON 北京站
时间: 2025 年 8 月 27 日
地点: 北京丽亭华苑酒店
本次论坛将汇聚 RISC-V 生态系统的重要合作伙伴与技术领袖,深入探讨 RISC-V 在多元应用中的发展潜力。Andes 技术专家将带来主题演讲:「以 RISC-V AndesCore 打造更智能的嵌入式系统:从开发环境到 AI,整合安全机制」,全面分享 RISC-V 软件优化与应用实践经验。
立即报名,抢先掌握技术先机:https://tinyurl.com/22nra68r  

关于Andes晶心科技

Andes晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市 (TWSE: 6533SIN: US03420C2089ISIN: US03420C1099)。Andes晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V向量处理器的主流CPU供货商。为满足当今电子设备的严格要求, Andes晶心提供可配置性高的32/64位高效能CPU核,包含DSP、FPU、Vector、超纯量  (Superscalar)、乱序执行  (Out-of-Order)、多核心及车用系列,可应用于各式SoC与应用场景。Andes晶心提供功能齐全的整合开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其SoC设计。截至2024年底,Andes-Embedded® SoC累计出货量已超过170亿颗。更多关于Andes晶心的信息,请参考Andes晶心官网 https://www.andestech.com/cn/

×
Semiconductor IP