USB 3.1 设备和主机控制器 IP 核具有高度可配置的设计,可用于各种先进的 SoC 中的超高速数据传输,可立即获得许可

2022 年 3 月 1 日- 全球独立半导体 IP 核供应商及技术专业公司 T2MIP 很高兴地宣布,其合作伙伴符合 USB-IF 标准的 USB 3.1 设备主机控制器 IP 与相匹配的 USB 3.1 PHY IP 已在主要工厂和节点中完成了硅验证,可立即开始供货。

USB 3.1 主机和设备控制器是高度可配置的 IP 核,可与任何第三方 USB 3.1 PHY IP 核进行连接。该控制器 IP 核符合 USB3.1 规范,其架构包括一个基于 xHCI 规范的高性能 DMA 引擎。这些 IP 核可配置为支持成熟的 xHCI 执行,用于标准 PCI-USB 总线适配器/芯片组,或者为需要有限主机功能的嵌入式应用配置一个功能子集。

USB 3.1 主机控制器 IP 为数据通路提供了 AXI 或 AHB 主接口,并为寄存器访问提供了 AHB 从接口。USB 3.1 主机控制器 IP 核可被配置为支持所有类型的 USB 传输——批量、中断和异步传输,并能通过动态配置来支持可配置的端点、接口、备用接口和配置的数量。USB 3.1 主机控制器 IP 核可被配置为支持 USB 3.1 接口速度的任何组合——SSP (10 Gbps)、SS (5 Gbps)、HS (480 Mbps)、FS (12 Mbps) 和LS (1.5 Mbps),并支持 USB 规范的所有低功耗特性,以及暂停和远程唤醒。

USB 3.1 设备控制器 IP 核得到了精心的划分,以支持标准的电源管理方案,其中包括大量的时钟门控和多个电源井,以实现移动和手持设备应用所需的节电。该控制器有一个非常简单的应用接口,可以很容易地适应标准的片上总线接口。该 USB 3.1 设备控制器 IP 核采用了主动的低功率管理和可配置的系统时钟频率。其分层结构可实现批量流。其还具备可配置的 PIPE 接口:8、16、32 位,可选择支持 Type-C 连接器。

USB 3.1 主机和设备控制器 IP 核已在图形控制器、闪存控制器、SATA 桥中完成了硅验证,并能支持批量流媒体、嵌入式主机、接口站、移动应用处理器、智能电视和集线器。

除了 USB 3.1 主机和设备控制器和 PHY IP 核,T2M 广泛的硅接口 IP 核组合还包括 USB OTGPCIeHDMIDisplay PortMIPIDDR10/100/1000以太网V by One可编程 SerDesSerial ATA 以及更多带有匹配 PHY 的控制器,可在主要晶圆厂以小至 7 纳米的工艺几何形状提供。这些产品还可以根据要求被移植到其他晶圆代工厂和前沿制程节点。

可用性:这些半导体接口 IP 核可立即获得许可,既可独立使用,也可与预集成的控制器和 PHY 一起使用。如需了解更多关于许可选件和价格的信息,请发送请求/邮件至

关于 T2MT2MIP是一家全球性独立半导体技术专业公司,可提供复杂的半导体 IP 核、软件、KGD 和颠覆性技术,帮助您加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星 SoC。如需更多信息,请访问:www.t-2-m.com

×
Semiconductor IP