新思科技发布业界首个用于下一代DRAM/DIMM设计的JEDEC DDR5验证IP
åçSystemVerilog VIPç亮ç¹å æ¬å ç½®è¦ççãéªè¯è§åãå åæç¥è°è¯åæ§è½åæ
å å·å±±æ¯å2020å¹´8æ27æ¥ -- æ°æç§æï¼Synopsys, Inc.ï¼çº³æ¯è¾¾å è¡ç¥¨ä»£ç ï¼SNPSï¼ä»å¤©å®£å¸æ¨åºä¸çé¦ä¸ªç¨äºDouble Date Rate 5 (DDR5) DRAM/DIMMä¸ç¬¦åJEDEC DDR5 (JESD79-5)æ åçéªè¯IP (VIP)ãDDR5æ¯éæºåååå¨å¨(RAM)çä¸ä¸ä»£æ åãæ°è§è为äºãç©èç½ã髿§è½æå¡å¨åå·¥ä½ç«ãè¶ å¤§è§æ¨¡æ°æ®ä¸å¿åå¤§æ°æ®ç广æ³çä¼ä¸åºç¨å¸¦æ¥æ´é«çæ§è½åæ´ä½çåèã
æ°æç§æVC VIP for DDR5è½å¤è®¾è®¡åéªè¯å ¼å ·æç¨æ§ãå¿«ééæåæä½³æ§è½çä¸ä¸ä»£å å设å¤ï¼ä»èå å¿«éªè¯æ¶æãæ¤å¤ï¼ä»¥é«è¾¾6400 Mb/sçé度è¿è¡çæ°æç§æDesignWare® DDR5/4 PHYåæ§å¶å¨IPæ¯æDDR5æ åç主è¦åè½ï¼å æ¬è®¾å¤å°ºå¯¸ãçªåé¿åº¦ãDIMMææä»¥åå¯é æ§ãå¯ç¨æ§å坿塿§(RAS)åè½ã
ç¾å (Micron)计ç®ä¸ç½ç»ä¸å¡é¨è¥é坿»è£Malcolm Humphrey表示3å°ä¸ä¸ä¸ªä¸»æµå åæ¶æçéå¤§ææ¯è¿æ¥å¸åºåéè¦ä¸ä¸ªè½å¤æä¾å¹¿æ³è夿 ·åçæè½åå·¥å ·ççæç³»ç»ãç¾å 䏿°æç§æå¨ææ°çDRAMãNANDåNORææ¯ä¸çåä½ä½¿æä»¬ç客æ·è½å¤å¼åéè¦æ´é«å åå¸¦å®½çæ°å ´åºç¨ç¨åºãæ°æç§æç»è¿è®¾è®¡éªè¯çDDR5 VIPçæ¨åºå®ç°è¡ä¸é¦åJEDEC 1.0 DDR5设å¤çéªè¯æ¶æï¼å¢å¼ºäºç»ç«¯å®¢æ·çä¿¡å¿ã”
DDR5 DRAMçæ°æ®ä¼ è¾éçï¼3200MT/sè³8400MT/sï¼åå¯åº¦ï¼8Gbè³64Gbï¼é½ææ¾èæé«ãDDR5ææ¯å ·ææ°çæ§è½ç¹ç¹ï¼å¯æ»¡è¶³è¾é«çé¢çååç¡®æ§è¦æ±ï¼å ¶ä¸å æ¬ï¼
- æ°å¢è³32ä¸ªæ°æ®åå8ä¸ªæ°æ®ç»ãBL16ãBL32åBL OTF (16/32)ï¼
- éè¿çä¸ECCåè¯»åæ°æ®CRCè¾¾å°æ´é«çå¯é æ§ï¼
- é对VDD/VDDQ/VPPä¼åçåå ¥æ¨¡å¼åéä½ççµåæ°´å¹³ï¼å¢å¼ºä½åèæ§è½ï¼
- æ´å¼ºçCSå¹è®ã读åè®ç»æ¨¡å¼ãå é¨åå ¥åè¡¡ãCAå¹è®åDFEã
æ°æç§æVC VIP for DDR5 DRAM/DIMMéç¨ä¸ä¸ä»£åçSystemVerilogéç¨éªè¯æ¹æ³å¦(UVM)æ¶æï¼ä¸ä» å¯ä»¥å¨ç°æéªè¯ç¯å¢ä¸è½»æ¾éæï¼è¿è½å å¿«ä»¿çæ§è½ï¼ä½¿ç¨æ·è½å¤å¨ç¹å®çæ¶é´å è¿è¡æ´å¤æµè¯ï¼å¹¶å å¿«é¦æ¬¡æµè¯çæ¥ä¼ãVC VIP for DDR5䏿°æç§æVerdi®åè®®åæ§è½åæå¨è¿è¡äºåçéæï¼å æ¬å ç½®è¦ççåéªè¯è®¡åï¼ä»¥ä¾¿å å¿«éªè¯æ¶æã
æ°æç§æéªè¯äºä¸é¨ç å坿»è£Vikas Gautamè¡¨ç¤ºï¼“æ°æç§æå ¨é¢çDRAM/DIMMåéªåéªè¯IPç»åï¼å æ¬DDR5/4/3/2ã3DSãMRAMãDDR5 NVDIMM-PãLPDDR5/4ãGDDR6ãDFI 5.0ãHBM2/2EåSPI/NAND/ONFIï¼æ¯æå ·ææµ·éæ°æ®ååéè¦æ±çæ°å ´åºç¨ç¨åºãéè¿ä¸æ åç»ç»åå åä¾åºåç´§å¯åä½ï¼äº¤ä»åé¨ç½²è¡ä¸é¦åç»å®¢æ·éªè¯çè§£å³æ¹æ¡ï¼æä»¬ä½¿è®¾è®¡äººåè½å¤è¿ ééç¨ææ°çå åææ¯ã”
ä¸å¸
æ°æç§æVC VIP for DDR5 DRAM/DIMMä»å¤©ä¸å¸ãDesignWare DDR5/4 PHYåæ§å¶å¨IPè§£å³æ¹æ¡ç°å¨ä¹å·²ä¸å¸ã
æ´å¤èµæº
欲äºè§£æ´å¤ä¿¡æ¯ï¼è¯·è®¿é®VC Verification IP for DDR5åDesignWare DDR5/LPDDR5 IPã
æ°æç§æç®ä»
æ°æç§æï¼Synopsys, Inc.ï¼çº³æ¯è¾¾å è¡ç¥¨ä»£ç ï¼SNPSï¼æ¯ä¼å¤åæ°åå ¬å¸çSilicon to Software™ï¼“è¯çå°è½¯ä»¶”ï¼åä½ä¼ä¼´ï¼è¿äºå ¬å¸è´åäºå¼åæä»¬æ¥å¸¸æä¾èµççµå产åå软件åºç¨ãä½ä¸ºå ¨ç第15å¤§è½¯ä»¶å ¬å¸ï¼æ°æç§æé¿æä»¥æ¥ä¸ç´æ¯çµå设计èªå¨å(EDA)åå导ä½IPé¢åçå ¨çé¢å¯¼è ï¼å¹¶ä¸å¨è½¯ä»¶å®å ¨åè´¨éè§£å³æ¹æ¡æ¹é¢ä¹åæ¥çè¶æ¥è¶å¤§çé¢å¯¼ä½ç¨ãæ è®ºæ¨æ¯å建é«çº§å导ä½ççä¸ç³»ç»(SoC)设计人åï¼è¿æ¯ç¼åéè¦æé«å®å ¨æ§åè´¨éçåºç¨ç¨åºç软件å¼å人åï¼æ°æç§æé½è½å¤æä¾æ¨æéè¦çè§£å³æ¹æ¡ï¼å¸®å©æ¨æ¨åºåæ°æ§çãé«è´¨éçãå®å ¨ç产åãæå ³æ´å¤ä¿¡æ¯ï¼è¯·è®¿é®www.synopsys.comã
Related Semiconductor IP
- DDR5 MRDIMM PHY and Controller
- RVA23, Multi-cluster, Hypervisor and Android
- HBM4E PHY and controller
- 64 bit RISC-V Multicore Processor with 2048-bit VLEN and AMM
- NPU IP Core for Mobile
Related News
- Cadence推出业界首款面向JEDEC开发的DDR5初版标准的接口IP原型设计
- 新思科技推出业界首个完整HBM3 IP和验证解决方案,加速多裸晶芯片设计
- 新思科技推出业内首款硬件仿真与原型验证统一系统,满足芯片全开发周期验证需求
- Bluespec 与新思科技(Synopsys)合作,以满足 RISC-V design社区不断增长的验证需求