T2M发布其伙伴研发的PCIe 4.0 PHY IP核与配套的PCIe 4.0控制器IP核,12FFC工艺带来的低功耗及高吞吐量可提升计算机外设的性能
2022年8月24日,全球独立的半导体IP核供应商和技术专业公司T2MIP很高兴地宣布,其合作伙伴的PCIe 4.0物理层IP核硅料与配套的PCIe 4.0控制器IP核已通过12FFC工艺的验证,符合PCI-SIG规范,已在主要制造工厂的主要节点的多款芯片组实现量产。
这个一组包括PHY核控制器IP核的PCIe IP符合PCIe 4.0规范的要求,支持PIPE 4.4接口,并后向兼容旧版本。该IP核支持额外的PLL控制、参考时钟控制和嵌入式电源门控,通过12FFC工艺的设计可实现低功耗。低功耗模式可以根据相应的场景要求进行配置,适用于多种功耗及应用的实际场景。
PCIe 4.0 SerDes PHY IP核在四倍速物理通道配置下可支持2.5 GT/s、5.0 GT/s、8.0 GT/s和16.0 GT/s的数据传输速率。该物理通道根据场景也可设计为x1、x2、x4、x8、x16的分叉通道架构。该IP核能够以100MHz的参考输入时钟支持32位的并行接口传输。
PCIe PHY IP核在12FFC工艺的验证方法是采用NCVerilog仿真软件提供的testbench和具备近端模拟、远端环回和外部环回等接口方式进行的内置自测试软件(BIST),具有成本低廉及测试功能丰富的特点。
用户可以将PCIe 4.0控制器IP核配置为endpoint, root port和双模架构,支持各种用例模型,为客户的数据应用提供可配置的、灵活的AMBA AXI互连接口。该IP核具有512b控制器架构和64B PIPE接口,符合SR-Iov规范的同时提供高性能的处理。DMA架构可进行灵活的配置,支持用户界面、AXI4/原生接口的灵活配置,用户选定的功能在处理和生成阶段经行使能和关闭,这样可以得到控制器逻辑门数量的优化。
除了PCIe IP核,T2M广泛的硅接口IP核组合包括USB、HDMI、显示端口、MIPI(CSI、UniPro、UFS、RFFE、I3C)、PCIe、DDR、1G以太网、V-by-One、可编程SerDes、OnFi等,在主流代工厂的工艺节点可达7nm。它们还可以根据客户的定制要求,移植到其他晶圆厂的相关工艺节点。
可用性:这些半导体IP核可以立即进行客户授权,既可以单独授权,也可与预集成的控制器和PHY组合授权。有关授权的选择和报价等更多信息,请发送邮件至contact@t-2-m.com,进行了解。
关于T2M:T2MIP是全球独立的半导体专业授权技术公司,提供复杂的半导体IP核、软件、KGD和颠覆性技术,帮助客户加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星SoC。欲了解更多信息,请访问:www.t-2-m.com
Related Semiconductor IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
- High Speed Ethernet 2/4/8-Lane 200G/400G PCS
Related News
- 经硅验证的12nm PCIe 5.0 PHY和控制器IP,彻底改变连接的新解决方案
- 支持12FFC 和 40ULP 工艺的 eDisplay Port Tx PHY 及控制器 IP 核,赋予身临其境的 8K UHD 体验
- HDMI 2.0 Tx、Rx PHY 及控制器 IP 核确保在28HPC+ 和 12FFC工艺上实现无压缩数据并传输超高速、高清音频及视频!
- 用于高级 SoC 中所有高端串行连接接口的 PCIe 5.0 SerDes PHY 和控制器 IP 核可立即获得许可!!