用于高级 SoC 中所有高端串行连接接口的 PCIe 5.0 SerDes PHY 和控制器 IP 核可立即获得许可!!
2022 年 3 月 9日。–全球独立半导体 IP 核供应商及技术专业公司 T2MIP 很高兴地宣布,其合作伙伴符合 PCI-SIG 标准的 12FFC 制程节点 PCIe 5.0 Serdes PHY IP 核与相匹配的 PCIe 5.0 Controller IP核 可立即供货,且该产品已经过硅验证,且具有高贷款和超高的数据传输速度。
PCIe 5.0 PHY 及 Controller IP 核可支持 PCI 5.0 规范,并符合 PIPE 5.1 标准。其结构化且简单的设计,让其能够轻松地用于任何设计架构。由于可支持额外的 PLL 控制、参考时钟控制和嵌入式电源门控制,因此其功耗更低。PHY 和链路层带有对并行接口的后向兼容支持。16/32 位 (Gen5/4), 10/20 位 (Gen3/2/1). PCIe SerDes PHY 和数字控制器 IP 核能提供最小的延迟和超快的同步数据传输。
12 纳米 FFC 制程技术的 PCIe 5.0 SerDes PHY IP 核可支持各种数据传输速度,如 2.5 GT/s、5.0 GT/s、8.0 GT/s、16.0 Gt/s 和 32GT/s,并具有四(4)倍的物理带宽。12FFC 技术具有内置 EYE 监测器和 EYE 检查器、带 LC 槽的双端口 PLL 和用于 TX 预设的 3 抽头 FFE 等附加功能。在 L1.2 低功耗模式下,门控电源可达到最低泄漏,短距离的自动节电和可配置的低功耗模式设置让 PHY 能广泛地用于运行电压为 0.8V 和 1.2V且具有不同功耗的各种场景。
PCIe 5.0 控制器 IP 核具有完整的 PCIE 控制器功能,以及根复杂和端点 BFM 模式。该产品可支持 8 个可配置的虚拟通道的队列和多功能可配置的 TC 到 VC 队列的映射。速度和链路宽度协商、极性反转和车道与车道之间的倾斜、可配置的计时器和超时可实现高可控性和规模化流量控制。紧急减电状态可使用先进的电源管理系统。
这些 IP 核的功能在 NC-Verilog 仿真软件中用 Verilog HDL 编写的测试台进行验证,而这些测试台将随 IP 核一同提供。
PCIe 5.0 SerDes PHY IP 核与 PCIe 5.0 控制器 IP 核已被用于半导体行业的企业计算、存储区域网络、无线和移动设备、汽车、物联网、嵌入式系统、图形设备和其他工业用途……
除了 PCIe IP 核,T2M 广泛的硅接口 IP 核系列还包括其他 USB、HDMI、显示端口、MIPI(CSI、DSI、UniPro、UFS、Soundwire、I3C)、DDR、10/100/1000 以太网、V by One、可编程 SerDes、SD/eMMC 等产品,在几个主要工厂中,其制造几何尺寸最小可达 7 纳米。这些产品还可以根据要求被移植到其他代工厂和前沿制程节点。
可用性:这些半导体接口 IP 核可立即获得许可,既可独立使用,也可与预集成的控制器和 PHY 一起使用。如需了解更多关于许可选件和价格的信息,请发送请求/邮件至
关于 T2M:T2MIP是一家全球性独立半导体技术专业公司,可提供复杂的半导体 IP 核、软件、KGD 和颠覆性技术,帮助您加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星 SoC。如需更多信息,请访问:www.t-2-m.com
Related Semiconductor IP
- PCIe 5.0 Serdes PHY IP, Silicon Proven in TSMC 16FFC
- PCIe 5.0 Serdes PHY IP, Silicon Proven in TSMC 12FFC
Related News
- 经硅验证的12nm PCIe 5.0 PHY和控制器IP,彻底改变连接的新解决方案
- PLDA凭借PCIe 5.0控制器与Broadcom PHY成功展示速度高达32 GT / s的PCIe 5.0 Link Training
- Alphawave与PLDA宣布合作,为包括PCIe(r) 5.0、CXL(TM)和PCIe 6.0在内的互连技术打造紧密集成的控制器和PHY IP解决方案
- Cadence 通过面向 TSMC 先进工艺的 PCIe 5.0 PHY 和控制器 IP 规范合规性认证