DSP集团选择新思科技的ARC EM处理器IP核用于自适应处理智能编解码器

加州山景城2020年10月13日-- 新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)近日宣布,全球领先的无线通信和语音处理芯片解决方案提供商DSP 集团选用新思科技DesignWare® ARC® EM5D处理器IP核,利用其高效控制和信号处理能力来开发用于无线立体声(TWS)耳机的DBMC2-TWS高级自适应处理音频编解码器。为了在运行中对设置和过滤器参数进行动态配置,DBMC2-TWS集成了一个具备丰富的内存和大量数字接口的ARC EM5D处理器。

ARC EM5D的处理能力支持部署高级声音处理功能,例如自适应主动降噪(ANC)、用户耳朵放置特征以及智能环境感知控制,这些功能使耳机能够自主响应产品以适配声音环境等条件的变化。DSP集团还利用DesignWare ARC MetaWare开发工具包来简化其音频和语音处理SoC的数字信号处理(DSP)软件的开发。

DSP集团企业副总裁、研发主管Dotan Sokolov表示:“DSP集团致力于SoC的设计和相应的算法研究,以实现移动、企业、消费和物联网设备的语音、音频、视频和数据连接的统一。就DBMC2-TWS解决方案而言,新思科技的DSP增强型ARC EM处理器具有可扩展性、高效率以及灵活性等先进功能,可满足我们极高的功率、尺寸和性能要求,并助力我们在迅速发展的可听戴设备市场保持领先地位。”

DSP增强型ARC EM处理器系列包括EM5D、EM7D、EM9D和EM11D处理器,是一个可扩展的产品线,可为一系列控制和DSP应用提供性能、功耗和尺寸的最佳平衡。与所有ARC处理器一样,DSP增强型EM处理器也具备高度可配置性,因此可以对每个实例进行量身定制,从而实现DSP和RISC性能的最佳平衡。开发者基于ARC Processor EXtension (APEX)技术能够创建自定义的指令,实现自定义硬件加速器的集成,并在提高应用程序特定的性能的同时减少功耗和内存占用。DSP增强型的ARC EM处理器有DesignWare ARC MetaWare开发工具包的支持,该工具包是一套完整的用于开发、调试和优化ARC处理器软件的工具,其中包括一个支持高效算法开发150+DSP指令的增强型C/C++编译器。

新思科技解决方案事业部营销高级副总裁John Koeter表示:“新一代语音和音频处理应用程序需要把功耗降至最低才能在市场上具有竞争力。基于新思科技的DSP增强型DesignWare ARC EM处理器的高效处理能力以及用于控制DSP任务的带宽,DSP集团能够延长电池寿命并在其产品中实现差异化功能。”

上市和资源

DesignWare IP核简介

新思科技是面向芯片设计提供高质量硅验证IP核解决方案的领先供应商。DesignWare IP核组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP整合进芯片,新思科技IP Accelerated计划提供IP原型设计套件、IP软件开发套件和IP子系统。新思科技对IP核质量的广泛投资、全面的技术支持以及强大的IP开发方法使设计人员能够降低整合风险,并加快上市时间。垂询DesignWare IP核详情,请访问www.synopsys.com/designware

新思科技简介

新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问www.synopsys.com

×
Semiconductor IP