Cadence 扩充系统 IP 产品组合,推出 NoC 以优化电子系统连接性
å©ç¨ Cadence Janus NoCï¼è®¾è®¡å¢é坿´å¿«è·å¾æ´å¥½ç PPA ç»æï¼éä½è®¾è®¡é£é©ï¼è约å®è´µçå·¥ç¨èµæºï¼å¾åæé SoC çå·®å¼ååè½
ä¸å½ä¸æµ·ï¼2024 å¹´ 7 æ 1 æ¥ —— 楷ç»çµåï¼ç¾å½ Cadence å ¬å¸ï¼NASDAQï¼CDNSï¼è¿æ¥å®£å¸æ©å å ¶ç³»ç» IP 产åç»åï¼æ°å¢äº Cadence® Janus™ Network-on-Chipï¼NoCï¼ãéçå½ä»è®¡ç®éæ±ç䏿æé«ï¼æ´å¤§ãæ´å¤æçç³»ç»çº§è¯çï¼SoCï¼ååè§£å¼å¤è¯çç³»ç»å¨å¸åºä¸è¿ éæ®åï¼ç¡ ç»ä»¶å é¨åç¡ ç»ä»¶ä¹é´çæ°æ®ä¼ è¾åå¾è¶æ¥è¶å ·ææææ§ï¼åçãæ§è½åé¢ç§¯ï¼PPAï¼åå°äºå½±åãCadence Janus NoC è½å¤ä»¥æä½çå»¶è¿é«æç®¡çè¿äºåæ¥é«ééä¿¡ï¼å¸®å©å®¢æ·ä»¥æ´ä½çé£é©æ´å¿«å°å®ç°å ¶ PPA ç®æ ã
“Cadence æ¯ IP å设计质éé¢åå¤åä¿¡èµçé¢å¯¼è ï¼æä»¬å°ç»§ç»å 大æå ¥ï¼æåæä»¬çåºç¡æ¥å£åå¤çå¨ IPãç³»ç» IPã软件å设计æå¡è½åï¼å¸®å©å®¢æ·å¼åå·®å¼åçåè§£å¼è®¾è®¡ã”Cadence é«çº§å¯æ»è£å ¼è¯çè§£å³æ¹æ¡äºä¸é¨æ»ç»ç Boyd Phelps 表示3æä»¬ä¸ææ©å çç³»ç» IP 产åç»åè¿æ¥äºæ°çæå——Cadence Janus NoCï¼è¿æ¯è¿ä¸æç¥çéè¦éç¨ç¢ãæä»¬ä» IP æä¾åæé¿ä¸º SoC 设计åä½ä¼ä¼´ï¼ä¸ºå®¢æ·å¸¦æ¥äºæ´å¤§çä»·å¼ï¼ä½¿ä»ä»¬è½å¤éä¸å®è´µçå·¥ç¨èµæºï¼ä¸æ³¨äºå®ç°è¯ççå·®å¼å设计ã”
Cadence Janus NoC 便 Cadence å¼å¾ä¿¡èµä¸ä¹ ç»èéªç Tensilica® RTL çæå·¥å ·ã客æ·å¯ä»¥ä½¿ç¨ Cadence 广æ³ç软硬件产åç»åå¯¹å ¶ NoC è¿è¡è½¯ä»¶ä»¿çå硬件仿çï¼å¹¶ä½¿ç¨ Cadence çç³»ç»æ§è½åæå·¥å ·ï¼SPAï¼æ·±å ¥äºè§£ NoC çæ§è½ã该æµç¨æ¯ææ¶ææ¢ç´¢ï¼æå©äºå®ç°å¯æ»¡è¶³äº§åéæ±çæä½³ NoC 设计ãNoC 便 Cadence å¨ IP å设计质éé¢åä¹ è´çåçé¢å¯¼å°ä½ï¼ç±å®¢æ·æ»¡æåº¦é¥é¥é¢å çææ¯å¢éæä¾ææ¯æ¯æã
Cadence Janus NoC 坿æåºå¯¹ä¸å½ä»å¤æç SoC äºè¿ç¸å ³çå¸çº¿æ¥å¡åæ¶åºé®é¢ï¼è¿äºé®é¢å¨ç©çå®ç°ä¹åå¾å¾å¹¶ä¸ææ¾ãCadence ç第ä¸ä»£ NoC ä¸ä» è½æ»¡è¶³å½åæè¿«åçéæ±ï¼è¿æä¾äºä¸ä¸ªæå©äºæªæ¥çåæ°å¹³å°ï¼ä¾å¦æ¯æè¡ä¸æ ååå¨å¨å I/O ä¸è´æ§åè®®ãç®å该产åæä¾çåè½åä¼å¿å æ¬ï¼
- æäºä½¿ç¨ï¼Cadence æ¥æåè½å¼ºå¤§ã设计å è¿çå¾å½¢ç¨æ·çé¢ï¼GUIï¼ï¼å¯è½»æ¾æ¯æä»å°ååç³»ç»å°å®æ´ SoC åæªæ¥å¤è¯çç³»ç»ç NoC é ç½®ã
- å 快产åä¸å¸ï¼RTL é对 PPA ç»è¿ä¼åï¼ä½¿ SoC 设计人åè½å¤å®ç°å¸¦å®½åå»¶è¿ç®æ ãå°å åä¿¡æ¯å¯æé«çº¿è·¯çå©ç¨çï¼åå°çº¿æ°éï¼é使¶åºæ¶æé¾åº¦ã
- éä½é£é©ï¼NoC çå ç½®åè管çãæ¶éå交åå宽度å¹é åè½æå©äºéä½è®¾è®¡ç夿æ§ã
- å¿«é设计å¨è½¬ï¼Cadence 广æ³ç软件仿çå硬件仿çè½åå¯å®ç°æ©ææ¶ææ¢ç´¢ï¼ä»¥ä¾¿äºå¿«ééªè¯ PPA ç»æï¼ç¡®ä¿é ç½®æ»¡è¶³è®¾è®¡è¦æ±ã
- 坿©å±æ¶æï¼å®¢æ·å¯ä»¥è®¾è®¡ä¸ä¸ªåç³»ç»ï¼å¹¶å¨ NoC ç宿´ SoC ç¯å¢ä¸éå¤ä½¿ç¨ï¼ä»¥ä¾¿å°æ¥å¨å¤è¯çç³»ç»ä¸éå¤ä½¿ç¨ã
- çµæ´»ï¼Cadence NoC å ¼å®¹ä»»ä½å ·æè¡ä¸æ 忥å£ç IPï¼å æ¬ AXI4 å AHBã
“æä»¬å¾é«å ´çå° Cadence éè¿æèµç³»ç»çº§è§£å³æ¹æ¡æ¥æ©å å ¶ IP 产åç»åã”Intel Foundry 坿»è£å ¼çæç³»ç»ææ¯åå ¬å®¤æ»ç»ç Suk Lee 表示3NoC 对äºå½ä» SoC ä¸çå 乿æåç³»ç»é½è³å ³éè¦ï¼å æ¤æä»¬éå¸¸æ¯æ Cadence å¼å NoC 产åï¼å¹¶æå¾ ä»ä»¬æªæ¥ç»§ç»æ©å å ¶ IP 产åç»åã”
ä¸å¸æ¥æåç¸å ³èµæº
Cadence Janus NoC é¢è®¡å°äº 2024 å¹´ 7 æä¸å¸ã
- ç½ç®ä¹¦
- 产åç®ä»
- ç½é¡µ Cadence Janus NoC é¢è®¡å°äº 2024 å¹´ 7 æä¸å¸
å ³äº Cadence
Cadence æ¯çµåç³»ç»è®¾è®¡é¢åçå ³é®é¢å¯¼è ï¼æ¥æè¶ è¿ 30 å¹´ç计ç®è½¯ä»¶ä¸ä¸ç§¯ç´¯ãåºäºå ¬å¸çæºè½ç³»ç»è®¾è®¡æç¥ï¼Cadence è´åäºæä¾è½¯ä»¶ã硬件å IP 产åï¼å©åçµå设计æ¦å¿µæä¸ºç°å®ãCadence ç客æ·éå¸å ¨çï¼ç为æå ·åæ°è½åçä¼ä¸ï¼ä»ä»¬åè¶ å¤§è§æ¨¡è®¡ç®ã5G éè®¯ãæ±½è½¦ãç§»å¨è®¾å¤ãèªç©ºãæ¶è´¹çµåãå·¥ä¸åå»ççæå ·æ´»åçåºç¨å¸åºäº¤ä»ä»è¯çãçµè·¯æ¿å°å®æ´ç³»ç»çåè¶çµå产åãCadence å·²è¿ç»ä¹å¹´ååç¾å½è´¢å¯æå¿è¯éç 100 å®¶æéåå·¥ä½çå ¬å¸ãå¦éäºè§£æ´å¤ä¿¡æ¯ï¼è¯·è®¿é®å ¬å¸ç½ç«www.cadence.comã
Related Semiconductor IP
- Smart Network-on-Chip (NoC) IP
- NoC System IP
- Cloud-active NOC configuration tool for generating and simulating Coherent and Non-Coherent NoCs
- Tessent NoC Monitor
- Network-on-Chip (NoC) Interconnect IP
Related News
- Dream Chip携手Cadence在 2024 年embedded world展会上演示采用 Tensilica AI IP 的汽车芯片
- Cadence 与 GUC 在人工智能、高性能计算和网络方面展开合作,促进先进封装技术发展
- Cadence 助力三星5G 芯片设计取得突破性成功
- Samsung Foundry验证了2.5 / 3D芯片设计的Cadence系统分析和高级封装设计工具流程