PLDA和円星科技推出台積電28HPC+製程的PCIe 3.0控制器和實體層解決方案
8 GT/ s的PLDA XpressRICH3 PCIe控制器和的M31實體層矽智財 已取得PCI-SIG驗證
美國加州聖荷西- 2016年6月7日 – PLDA,PCI Express®介面領導廠商,以及全球精品矽智財開發商円星科技(M31 Technology),今天宣佈,雙方共同合作的PCIe 3.0控制器和實體層解決方案已於2016年4月通過PCI-SIG®的所有關鍵互通性測試,此解決方案包涵以台積電28HPC+製程開發的PLDA的XpressRICH3™控制器與M31實體層矽智財,提供顯著的小晶片面積和低功耗的優勢,將有助於ASIC設計人員專注於台積電28HPC+製程的SoC最佳化設計。
有別於傳統的多元產品矽智財供應商,PLDA和M31專注於PCI-SIG測試,以確保提供設計人員創新的PCIe 3.0完全解決方案。PLDA技術長Stéphane Hauradou表示,「在PLDA的創新供應商中,M31與PLDA突破性的PCIe開發和超過2500 PCI Express設計記錄,提供全球客戶良好品質和易於整合的產品解決方案」。
円星科技總經理林孝平表示,「M31致力與PLDA藉由積極投入各項驗證與相容性測試,提供全面性的解決方案,我們的目標是完全可以滿足客戶需求,提供傑出與差異化的產品組合,以協助客戶達到第一次的矽驗證成功」。
PCI-SIG是管理PCI規格的開放式產業標準協會,協助會員廠商在進入市場之前提供產品驗證與測試的機會,嚴格的測試過程包括一系列電腦硬體產品的內在相容性測試、轉換層和資料連接測試、實體層測試和組態測試。
PCI-SIG總裁兼主席AI Yanes表示,「我們很高興能將PLDA XpressRICH3控制器和M31實體層納入我們的PCIe 3.0認證產品之一。 藉由M31和PLDA的組合驗證提供PCIe市場更多選擇,並促進符合PCI Express標準協定與內在互通性的必要性”。
PLDA與M31將參加6月13-14日台積電在阿姆斯特丹研討會與OIP論壇展示,歡迎客戶與PLDA或M31聯絡(sales@plda.com或sales@m31tech.com)以討論相關技術解決方案。
相關資料:
- 關於PLDA的XpressRICH3的PCIe控制器IP資訊及規格:https://www.plda.com/products/asicfpgasoc-ip/pcie-soft-ip/pcie-30-soft-ip/xpressrich3-pcie-30
- 有關M31的實體層資訊和規格:https://www.plda.com/products/pcie-solutions-asicsoc/pcie-phy-ip/pcie-30-phy-ip/m31-pcie-phy-ip-31
- 有關與PLDA生態系統合作的夥伴,請參考:https://www.plda.com/partners
關於PLDA
PLDA已成功提供業界PCI和PCI Express矽智財超過20年,擁有超過6200項驗證許可,PLDA已經建立了一個廣大的客戶基礎和世界上最廣泛的PCIe生態系統。在PCI Express的四代標準規格中,PLDA一直保有領導地位,可協助客戶降低風險並加速他們在ASIC和FPGA設計的上市時程。 PLDA提供完整的PCIe解決方案,包含核心矽智財、針對ASIC原型開發的FPGA開發板、PCIe BFM測試平台、PCIe驅動程式和API等。 PLDA是一家跨國公司,在北美(加州聖荷西)和歐洲(法國、義大利、保加利亞)設有辦事處。
關於円星科技 (M31 TECHNOLOGY)
円星科技成立於2011年7月,營運總部位於台灣新竹,是專業的矽智財 (Silicon Intellectual Property) 開發商。円星科技擁有非常堅強的研發與服務團隊,具備矽智財、積體電路設計以及設計自動化領域的資深工作經驗。主要產品包括高速介面矽智財設計如USB、PCIe、MIPI、SATA等,以及基礎矽智財如元件庫(cell library)設計與記憶體設計(memory design)。円星科技的願景是成為半導體產業最值得信賴的矽智財公司。更詳細資料請參考公司網頁 http://www.m31tech.com
關於PCI-SIG
PCI-SIG是管理PCI規格的開放式產業標準協會。該組織定義輸入/輸出(Input / Output)的標準規格,以與其成員的需求相符。目前PCI-SIG擁有近800名的產業領導廠商。要加入PCI-SIG,以及瞭解其董事會成員,請參考www.pcisig.com
Related Semiconductor IP
- 10G PHY for PCIe 3.0, TSMC N5 X1, North/South (vertical) poly orientation
- 10G PHY for PCIe 3.0, TSMC 7FF x4, North/South (vertical) poly orientation
- 10G PHY for PCIe 3.0, TSMC 7FF x2, North/South (vertical) poly orientation
- 10G PHY for PCIe 3.0, TSMC 7FF x1, North/South (vertical) poly orientation
- 10G PHY for PCIe 3.0, TSMC 16FFPLL x8, North/South (vertical) poly orientation
Related News
- PLDA凭借PCIe 5.0控制器与Broadcom PHY成功展示速度高达32 GT / s的PCIe 5.0 Link Training
- Alphawave与PLDA宣布合作,为包括PCIe(r) 5.0、CXL(TM)和PCIe 6.0在内的互连技术打造紧密集成的控制器和PHY IP解决方案
- Cadence 通过面向 TSMC 先进工艺的 PCIe 5.0 PHY 和控制器 IP 规范合规性认证
- 28HPC+ 工艺的USB 3.0/ PCIe 3Combo PHY IP开放技术授权,可用于高端SoC芯片的设计