比科奇Picocom 使用 Cadence Palladium Emulation 硬件仿真平台 加速 5G 通信系统级芯片开发
SAN JOSE, Calif. -- Aug 18, 2021 -- 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,比科奇 Picocom已部署 Cadence® Palladium® Enterprise Emulation Platform 硬件仿真加速平台,用于加快其面向 5G开放式无线接入网 (RAN) 应用的系统级芯片 (SoC) 的验证和 pre-silicon 软件验证。借助 Palladium Emulation Platform,比科奇Picocom 加快了硬件和软件集成过程,与使用 RTL 仿真相比,其仿真速度提高了 1000 倍。
Palladium Emulation Platform 硬件仿真加速平台,支持比科奇可以在硅片完成之前就在 RISC-V 内核上搭建系统软件的启动环境。借助 Palladium Emulation Platform,比科奇实现了快速、可预测的编译,并能够快速对设计进行调试。比科奇还利用 Palladium 动态功耗分析 (DPA) 功能、Cadence Joules™RTL Power Solution 和 Cadence Voltus™ IC Power Integrity Solution来识别、捕获和分析功耗活动,满足其功耗预算要求。为了进行高效的接口测试,比科奇应用 Cadence SpeedBridge®适配器进行 PCI Express®(PCIe®) 4.0、USB 3.0 和以太网的测试。此外,比科奇的国际工程师团队还利用了 Palladium Emulation Platform 的远程可访问性,从而能够无缝合作,验证他们的设计。
“开发 5G 应用的竞争十分激烈,因此我们必须以最快的速提供最佳产品,同时以最高速度工作。” 比科奇Picocom公司总裁 Peter Claydon 表示,“我们正在对 5G NR RAN 进行硬件仿真,其中时隙长度通常为 0.5 毫秒,大多数情况下,我们需要仿真多个时隙,而 Palladium Emulation 平台让我们能够在几分钟内完成。Cadence Palladium Emulation Platform 极大地提高了团队效率,事实证明这项投入绝对物有所值。”
Palladium Enterprise Emulation Platform 是 Cadence Verification Suite 验证套件的一部分,支持公司的智能系统设计(Intelligent System Design™)战略,旨在实现卓越的系统级芯片设计。Cadence Verification Suite由核心引擎和验证架构技术组成,可提高验证吞吐量和设计质量,满足各种应用和垂直细分市场的验证要求。有关 Palladium Emulation Platform 的更多信息,请访问www.cadence.com/go/PalladiumSuccess。
关于 Cadence
Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 拥有世界上最具创新精神的企业客户群,他们向消费电子、超大型计算机、5G 通讯、汽车、航空、工业和医疗等极具活力的应用市场交付从芯片、电路板到系统的卓越电子产品。Cadence 已连续七年名列美国《财富》杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 cadence.com.
Related Semiconductor IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
- High Speed Ethernet 2/4/8-Lane 200G/400G PCS
Related News
- 富士通采用Cadence Palladium Z1企业仿真平台进行后K超级计算机开发
- Cavium部署Cadence Palladium Z1企业仿真平台
- Cadence Palladium Z1企业仿真平台使得GUC能够加速SoC设计
- Flex Logix宣布Cadence Palladium Z1平台中使用其EFLX eFPGA仿真模型