应用Cadence Protium S1,晶晨半导体大幅缩短多媒体SoC软硬件集成时间
快速原型设计初启及与Palladium Z1企业级硬件加速器的一致性,帮助用户提前启动软件开发
上海, 27 Apr 2017 -- 楷登电子(美国 Cadence 公司,NASDAQ: CDNS)今日宣布,凭借Cadence® ProtiumÔ S1 FPGA原型验证平台,晶晨半导体(Amlogic)成功缩短其多媒体系统级芯片(SoC)设计的上市时间。基于Protium S1平台,晶晨加速实现了软/硬件(HW/SW)集成流程,上市时间较传统软硬件集成工艺缩短 2 个月。如需了解Protium S1 FPGA原型设计平台的详细内容,请访问www.cadence.com/go/protium-s1。
晶晨是Protium S1平台测试的早期参与者之一,期间受益于平台独有的设计实现和原型验证加速能力,可以比以往更早启动SoC设计的软件开发。同时,平台助设计师加快 Linux和安卓操作系统的启动速度,并在一天内完成安兔兔评测(AnTuTu benchmark)。
“使用Protium S1平台,我们可以同时执行多个设计实例,提高生产力”,晶晨半导体软件工程总监Jerry Cao表示。“此外,该平台与Cadence Palladium® Z1企业级硬件仿真加速器共享同一个通用编译流程,我们可以充分利用现有Cadence验证环境,保持平台间的功能一致性,进一步提高效率。”
Protium S1 FPGA原型验证平台是助用户实现早期软件开发的下一代平台,初始启动(bring-up)时间较传统FPGA原型设计平均缩短80%。Protium S1平台是Cadence验证套件的全新产品,全面符合Cadence的“系统设计实现”创新战略。该战略旨在协助系统和半导体企业以更高的效率打造具有竞争力的终端产品。
关于楷登电子Cadence
Cadence公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence公司创新的“系统设计实现” (SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。 Cadence公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。了解更多,请访问公司网站 www.cadence.com。
Related Semiconductor IP
- RISC-V CPU IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
Related News
- Cadence推出用于早期软件开发的FPGA原型验证平台Protium S1
- Cadence发布全球首个企业级原型平台Protium X1 灵活可扩展、面向数据中心优化的原型验证系统,用于早期软件开发
- Cadence在格芯配备自适应体偏置功能的22FDX工艺平台上成功流片Tensilica 芯片
- Cadence推出下一代Palladium Z2和Protium X2系统,革命性提升硅前硬件纠错及软件验证速度