Inomize采用新思科技经验证的56G以太网PHY IP核设计高性能计算和通信芯片
高可靠性的DesignWare 56G PHY,具有低功耗和性能优势
加州山景城2020年4月13日 -- 新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)近日宣布,Inomize采用经验证的DesignWare® 56G以太网PHY IP核加快其高性能计算、软件定义无线电(SDR)和节能通信芯片的开发。通过对其他竞争品评估比较之后,DesignWare 56G以太网PHY IP核具有独特的发射器和接收机架构,可实现最佳功耗、性能和面积。此外,56G以太网PHY在各种温度、工艺和电压变化范围内提供的高可靠性,是帮助Inomize确保在恶劣条件下芯片稳健运行的关键。Inomize充分利用56G以太网PHY的综合布线可行性分析、封装基板指南、信号和电源完整性模型以及串扰分析,快速将56G以太网PHY IP核集成到其芯片中。DesignWare 56G以太网PHY IP核是新思科技面向高性能云计算和网络芯片全面的产品解决方案之一,该方案还包括DesignWare 112G以太网、Die-to-Die、PCI Express 5.0、HBM2/2E和DDR5/4 IP核。
Inomize首席执行官Udi Shaked表示:“作为领先的ASIC设计机构,Inomize致力于提供高质量解决方案以满足客户最复杂的应用设计需求。Inomize最新高级SDR通信芯片需要高性能56G以太网PHY来满足其严格的功耗、面积、性能和可靠性需求。Inomize选择新思科技是经过深入评估。作为一家可信赖的IP核提供商,新思科技满足Inomize所有的技术要求,并给到Inomize设计大获成功的信心。”
新思科技解决方案事业部营销高级副总裁John Koeter表示:“新思科技在为客户提供广泛的高度差异化IP核产品组合方面进行了大量投资。使其具有领先的功耗、性能和面积特点,并满足关键的应用程序需求。经验证的DesignWare 56G以太网PHY IP核,结合新思科技久经考验的质量、支持和工程专长,使类似Inomize的客户能够降低集成风险并加快上市时间。”
上市
DesignWare 56G以太网PHY现可用于16nm/12nm和7nm FinFET工艺。
DesignWare IP核简介
新思科技是面向芯片设计提供高质量硅验证IP核解决方案的领先供应商。DesignWare IP核组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP整合进芯片,新思科技IP Accelerated计划提供IP原型设计套件、IP软件开发套件和IP子系统。新思科技对IP核质量的广泛投资、全面的技术支持以及强大的IP开发方法使设计人员能够降低整合风险,并加快上市时间。垂询DesignWare IP核详情,请访问https://www.synopsys.com/zh-cn/designware-ip.html。
新思科技简介
新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的芯片设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问www.synopsys.com。
Related Semiconductor IP
Related News
- Chelsio采用新思科技DesignWare 56G以太网PHY IP核,加速高性能计算SoC开发
- 韩国的一家Tier1代工厂已成功获得由T2M合作伙伴开发的硅验证千兆以太网 PHY IP 的授权,采用先进的 14LPP 工艺,与T2M共同引领韩国Tier1客户
- 新思科技推出业界首个1.6T以太网IP整体解决方案,满足AI和超大规模数据中心芯片的高带宽需求
- 智原提供联电40纳米以太网络GPHY IP授权服务