灿芯半导体推出两项创新技术用于DDR物理层
中国上海—2022年7月7日——一站式定制芯片及IP供应商——灿芯半导体日前宣布推出用于高速DDR物理层中的Zero-Latency (零延迟)和True-Adaptive(真自适应)两项技术。这两项技术已经开始在12/14 FinFET, 22/28nm的DDR4/LPDDR4,4x高性能物理层IP上进行部署,将为客户带来更高效、更稳定的全新体验。
Zero-Latency (零延迟) 技术在读数据通路上,采用了两种可选的、独特的采样方式进行数据转换,而不像其他DDR物理层供货商采用FIFO进行跨时钟域转换,此技术将延迟降低到最小,节省了硅面积。
True-Adaptive (真自适应)技术始终对芯片内的电压温度、芯片与颗粒之间的往返延迟的变化以及读数据/读数据选通信号的延迟偏差进行跟踪,选择适当的时机进行补偿。采用这个技术后,用户只需上电后进行一次训练,之后即让物理层自行跟踪补偿,可完全避免重新训练带来的带宽损失。
灿芯半导体工程副总裁刘亚东表示:“灿芯半导体深耕DDR物理层技术多年,一直致力于创新架构革新,采用基于这些技术的物理层IP的客户正不断增加,未来灿芯半导体也将致力于更好地满足客户需求,为客户带来更高的价值。”
关于灿芯半导体
灿芯半导体是一家提供一站式定制芯片及IP的高新技术企业,为客户提供从芯片架构设计到芯片成品的一站式服务,致力于为客户提供高价值、差异化的解决方案。
灿芯半导体的“YOU”系列IP和YouSiP(Silicon-Platform)解决方案,经过完整的流片测试验证,可广泛应用于5G、AI、高性能计算、云端及边缘计算、网络、物联网、工业互联网及消费类电子等领域。其中YouSiP方案可以为系统公司、无厂半导体公司提供原型设计参考,从而快速赢得市场。
灿芯半导体成立于2008年,总部位于中国上海,在中国和美国设有5个设计研发中心和4个销售办事处,为全球客户提供全方位的优质服务。
Related Semiconductor IP
- Denali High-Speed DDR PHY for SMIC
- Denali DDR PHY for TSMC
- DDR PHY & DDR CONTROLLER IP
- Denali High-Speed DDR PHY for TSMC 22ULP
- Denali High-Speed DDR PHY for UMC
Related News
- 灿芯半导体推出第二代DDR低功耗物理层IP
- Silvaco和OPENEDGES宣布推出集成式DDR控制器和PHY IP解决方案
- 灿芯半导体推出xSPI/Hyperbus™/Xcella™控制器和PHY整体解决方案
- 灿芯半导体宣布其DDR4 IP在中芯国际40纳米工艺上实现了2400 Mbps速率