Arasan 推出业界首个符合 ONFI v5.0 的 NAND 闪存 IP
2021-08-05 -- 面向物联网(IoT)、移动和汽车SoC的半导体IP领先提供商Arasan Chip Systems宣布立即提供符合开放Nand闪存接口(ONFI)5.0规范的Nand闪存全IP解决方案。Arasan面向ONFI v5.0 NAND闪存的全IP解决方案包括主机控制器IP、PHY IP和软件堆栈。ONFI 5.0标准比之前的ONFI 4.2标准快50%。ONFI测试芯片可在12nm晶圆上使用。
该NAND闪存控制器IP支持以前所未有的速度轻松可靠地访问片外NAND闪存器件。更新后的控制器能以各种速度支持所有ONFI规范模式。这包括最新的NV-LPDDR4模式,以及传统的单数据速率(异步)、NV-DDR(同步)、NV-DDR2和NV-DDR3双数据速率模式。 它支持这些接口模式的所有计时模式,从10MHz的低速模式到全新的1200MHz (2.4GT/S) 输入输出速度。在Arasan的ONFI主机控制器系列中,其ONFI 5.0主机控制器IP是第一个带有经过全面验证的AXI接口的主机控制器。它包含独特的微控制器架构,可确保每条ONFI数据路径都能以多线程方式得到充分利用。Arasan的ONFI 5.0主机控制器IP还具有完整的分散聚合直接内存访问 (DMA) 算法,能够以与闪存接口速度匹配的速度从闪存转向系统存储器。
Arasan的ONFI 5.0 PHY IP设计用于与他们的ONFI 5.0主机控制器IP无缝连接。Arasan的ONFI 5.0 PHY具有完整的SDR、NV-DDR、NV-DDR2、NV-DDR3和NV-LPDDR4发送接收功能,支持ONFI规范中定义的所有速度,同时仍然向后兼容ONFI规范的较早版本。 Arasan ONFI 5.0 PHY支持数据培训、各种功率驱动和ZQ校准,可确保最大工作速度和最佳信号完整性。PHY采用锁相环(PLL)/数字锁相环(DLL)组合,可提供非常灵活的频率访问。 PHY还在所有ONFI接口引脚上提供静电放电(ESD)保护。
ONFI 5.0 NAND闪存控制器IP和PHY可立即获得许可。PHY可在12nm以及以下节点中使用。
关于Arasan
Arasan Chip Systems自2005年以来一直是MIPI协会的骨干成员,是移动存储和移动连接接口IP领域的领先提供商,已交付超过10亿枚配置了我们MIPI IP的芯片。Arasan的高质量硅验证全IP解决方案包括数字IP、AMS PHY IP、验证IP、HDK和软件。Arasan拥有一个专注于移动SoC的产品组合。在我们的二十多年历史中,“移动”一词已发展到包括所有移动设备——从90年代中期的PDA到2000年的智能手机和平板电脑,再到当今的汽车、无人机和物联网。Arasan将其基于标准的IP核置于移动SoC业务的核心,处于“移动”发展的最前沿。
Related Semiconductor IP
- ONFI IO v5.0, 2.4GT/s, TSMC 16FFC, 1.2V, N/S orientation, H&V cell
- ONFI IO v5.0, 2.4GT/s, TSMC 12FFC, 1.2V, N/S orientation, H&V cell
Related News
- Arasan推出符合ONFI 4.1规范的NAND闪存控制器PHY和I/O Pad IP。
- Arasan Chip Systems扩展用于UMC 28nm SoC设计的存储IP系列产品,其ONFI 4.1 PHY和I/O PAD IP产品与NAND闪存控制器IP无缝集成
- Arasan发布符合最新C-PHY v1.1规范的MIPI C-PHY IP核
- Mobiveil宣布推出用于3D NAND闪存设备的基于FPGA的SSD平台,升级NVMe和PCI Express控制器以支持最新规范