TASKING宣布为Andes晶心科技提供符合ASIL功能安全(FuSa)标准的汽车 RISC-V IP的编译程序支持
使SoC设计团队和汽车软件开发人员能够建立优化且可认证的软件解决方案。
德国慕尼黑 – 2024年8月19日 – TASKING 很荣幸地宣布其符合ISO 26262(功能安全)和ISO/SAE 21434(网络安全)标准的编译程序,现已完全支持Andes晶心通过功能安全(FuSa)认证的RISC-V IP。这一进展扩展了TASKING涵盖编译、除错、效能调校、时序与覆盖分析工具的RISC-V工具套件,为汽车系统开发提供了全面的解决方案。
这一里程碑在帮助SoC设计团队和汽车软件开发人员打造高度优化且基于可认证的RISC-V解决方案方面,取得了重大进展。新推出的RISC-V编译程序符合ASIL-D标准,无缝支持已通过和即将通过功能安全(FuSa)认证的Andes晶心RISC-V核心。值得注意的是,该编译程序能够适应RISC-V ISA及其扩展,包括Andes晶心特定的扩展(Andes-specific extensions),确保针对目标设备进行动态优化,从而提升效率和性能。
Andes晶心科技于2022年推出了全球首款完全符合ISO-26262标准的RISC-V核心N25F-SE,在汽车市场上取得了非凡的里程碑。接着,Andes晶心推出经ASIL-B认证的D25F-SE,配备RISC-V SIMD/DSP P-extension (draft)支持,可在单指令中高效处理多个数据。展望未来,Andes晶心科技将推出符合ASIL-D标准的处理器,包括精简且安全的D23-SE、高性能的D45-SE以及适用于ADAS应用的AX60系列核心。这些进展彰显了Andes晶心为多样化的汽车应用提供客制化解决方案的能力,凸显了其在汽车RISC-V IP市场的领先专业知识。
「AndesCore® RISC-V IP已通过ISO 26262认证,提供了可靠的汽车处理器解决方案组合,为芯片开发提供无与伦比的灵活性和效率优势。」Andes晶心科技市场处副处长姜新雨表示。「我们与TASKING的合作使汽车行业的客户能够加快开发进程,增强RISC-V安全关键应用的效能和稳健性。」
谈到这次合作,TASKING的RISC-V负责人Gerard Vink热情的表示:「我们很高兴能与Andes晶心科技及其生态系伙伴合作。我们的工具与Andes晶心RISC-V IP从虚拟原型到芯片实现的开发平台上之无缝互操作性,突显了我们为SoC开发团队提供全面生命周期支持的承诺。利用TASKING先进的功能安全(FuSa)和网络安全流程,我们的用户可以加快合规工作,加速基于 RISC-V 的汽车软件解决方案的上市时间。」
关于Andes晶心科技
Andes晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市 (TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099)。Andes晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V向量处理器的主流CPU供货商。为满足当今电子设备的严格要求,Andes晶心提供可配置性高的32/64位高效能CPU核,包含DSP、FPU、Vector、超纯量 (Superscalar)、乱序执行 (Out-of-Order)、多核心及车用系列,可应用于各式SoC与应用场景。Andes晶心提供功能齐全的整合开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其SoC设计。截至2023年底,Andes-Embedded™ SoC累计出货量已超过140亿颗。 更多关于Andes晶心的信息,请参阅晶心官网https://www.andestech.com 。
关于TASKING
TASKING是一家总部位于德国慕尼黑的领先开发工具供货商,为多核心架构提供高效能、高质量、以安全和保障为导向的嵌入式软件开发工具。
汽车制造商和供货商以及世界各地的邻近市场都使用TASKING的开发工具来实现安全关键领域的高性能应用。
TASKING的嵌入式软件开发解决方案为您的整个软件开发过程提供业界领先的生态系统。每款TASKING编译程序都针对特定架构设计并满足您所在行业,包括汽车、工业、电信和数据通讯的特定要求。
作为高质量、功能和安全兼容的嵌入式软件开发工具领域公认的领导者,TASKING 使您能够透过针对业界领先的微处理器和微控制器的编译程序、调试程序和RTOS支持来建立具有一流大小和性能的程序代码。
自2021年2月以来,TASKING的大部分股份由金融投资者FSN Capital拥有,该投资者在成功进行业务拆分后,将集团置于长期增长轨道上。欲了解更多信息,请访问 www.tasking.com 或在
Related Semiconductor IP
- RISC-V Vector Extension
- RISC-V Real-time Processor
- RISC-V High Performance Processor
- 32b/64b RISC-V 5-stage, scalar, in-order, Application Processor. Linux and multi-core capable. Maps upto ARM A-35. Optimal PPA.
- 32 Bit - Embedded RISC-V Processor Core
Related News
- Andes晶心科技、TASKING与MachineWare三方合作 推动RISC-V ASIL合规车用芯片快速开发
- 芯来科技、IAR和MachineWare携手加速符合ASIL标准RISC-V汽车芯片创新
- CEVA SensPro 传感器集线器 DSP 获得 ASIL B(随机)及 ASIL D(系统)汽车安全合规认证
- Andes晶心科技与Vector合力推动车用产业RISC-V AUTOSAR软件创新