Achronix为其Speedster7t FPGA采用Movellus Maestro时钟网络
2021年3月24日 -- 加利福尼亚州圣何塞 -- Movellus公司今天宣布,高性能FPGA和嵌入式FPGA(eFPGA)IP的领导者Achronix公司已为其Speedster®7t FPGA采用了Movellus的Maestro智能时钟解决方案。Speedster®7t FPGA用于高性能通信、人工智能、机器学习、汽车驾驶辅助、计算加速、工业和军事应用。
Achronix提供的产品包括具有硬接线系统级块的分立高性能和高密度FPGA、嵌入式FPGA IP、PCI Express形式的数据中心和HPC硬件加速器卡,以及支持所有Achronix产品的一流EDA软件。最新的Speedster®7t高密度和高性能FPGA系列经过优化,可满足AI/ML和高带宽数据加速应用不断增长的需求。Speedster7t器件提供了独特的2D NoC,允许在FPGA结构和高速接口(包括GDDR6和DDR4/5存储器接口、400G以太网和PCI Express Gen5端口)之间进行ASIC级性能数据传输。
"我们的系统设计团队在Maestro智能时钟网络平台内使用TrueDigital™模块所能实现的性能和功耗提升给我们留下了深刻的印象,"Achronix硬件工程副总裁Chris Pelosi说,"我们还对能够如此快速、轻松地采用Movellus的全数字时钟解决方案感到惊喜,该解决方案与我们现有的数字方法论无缝衔接。
"Achronix在用于数据加速的FPGA和eFPGA IP方面的领导地位是无与伦比的,"Movellus总裁兼首席执行官Mo Faisal说,"我们很高兴能够成为创新解决方案的一部分,该解决方案正在实现AI、云、5G、ADAS和自主系统等令人兴奋的市场的快速发展。"
关于Movellus
Movellus解决了高性能和超低功耗芯片的SoC级时钟分配难题。该公司的旗舰平台Maestro™是一个时钟分配网络平台,可实现芯片级架构创新,提高SoC性能,同时降低功耗。全数字、可完全合成的时钟解决方案实现了能效的量子飞跃。这加速了向碳中和数据中心的迁移,并实现了边缘AI、物联网设备和辐射硬化卫星的超低电压运行。Movellus成立于2014年,总部位于加州圣何塞。
Related Semiconductor IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
- High Speed Ethernet 2/4/8-Lane 200G/400G PCS
Related News
- Movellus推出SoC设计的Maestro智能时钟网络平台
- Esperanto Technologies在其ET-SoC-1芯片中采用Movellus 公司的Maestro AI智能时钟网络
- Achronix宣布其业界性能最高的Speedster7t FPGA器件现已开始供货
- Movellus 扩展全球分销商,推进其智能时钟网络 IP 的普及