创意电子采用 Cadence 数字解决方案完成首款台积电 N3 制程芯片及首款 AI 优化的 N5 制程设计
2023-01-23 -- 中国,上海--楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,创意电子 (GUC) 借助 Cadence® 数字解决方案成功完成先进的高性能计算 (HPC) 设计和CPU设计。其中,HPC 设计采用了台积电先进的N3制程,运用 Cadence Innovus™ Implementation System设计实现系统,顺利完成首款具有高达350 万个实例,时钟速度高达到3.16GHz的先进设计。另一款CPU 设计采用 AI 赋能的 Cadence Cerebrus™ Intelligent Chip Explorer 和完整的数字设计流程,借助台积电 N5 制程工艺,成功让功耗降低 8%,设计面积缩小 9%,同时显著提升了工程效率。
Innovus Implementation System 设计实现系统具备高度精确的 GigaPlace 引擎,支持台积电 FINFlEX™ 单元行布局,可在整个流程中考虑引脚连接,以实现台积电 N3制程设计规则检查(DRC) 收敛。先进的 GigaOpt 引擎从台积电 N3库中部署最优配置,同时平衡不同单元行的利用率,实现了更好的优化。Innovus设计实现系统还包括一个大规模的并行架构,并整合了成熟的 NanoRoute 引擎,助力创意电子在设计流程的初期就能解决信号完整性问题,同时改善布线后的设计相关性。
Cadence Cerebrus 与完整的Cadence 数字产品线相结合,在助力创意电子优化功耗、性能和面积 (PPA) 方面发挥重要作用,并在 5nm CPU设计中通过综合、设计实现到签核的完整流程,提升工程团队的生产力。Cadence Cerebrus 的独特之处在于以AI强化学习引擎,可自主优化创意电子的设计流程,帮助团队突破工程设计的人工极限,加快产品上市。
创意电子设计服务中心资深副总经理林景源博士表示,“创意电子是为 AI、HPC、5G、工业和其他新兴应用提供先进芯片解决方案的市场领导者。我们致力于向客户提供最具竞争力的设计,因此对我们来说,投资于领先的技术非常重要。我们选择 Cadence Cerebrus Intelligent Chip Explorer,正是因为其与更广泛的数字流程相结合,有助于我们通过人工智能缩短设计需要的迭代周期,同时还能改善 PPA。Innovus 设计实现系统是我们的得力助手,让我们成功交付了首款 N3 芯片,助力团队加速创建高性能、低功耗的 HPC设计。”
Cadence Cerebrus AI解决方案和 Innovus Implementation 设计实现系统是完整数字设计流程的一部分,支持Cadence 的智能系统设计 (Intelligent System Design™) 战略,旨在实现系统驱动的卓越SoC芯片设计。如需了解更多信息,请访问www.cadence.com/go/innovuscerebruscspr
关于 Cadence
Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 拥有世界上最具创新精神的企业客户群,他们向超大规模计算、5G 通讯、汽车、移动、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续八年名列美国《财富》杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 cadence.com.
Related Semiconductor IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
- High Speed Ethernet 2/4/8-Lane 200G/400G PCS
Related News
- Cadence 在台积电 N5 工艺推出业界领先高性能并经过硅验证的 22Gbps GDDR6 IP方案
- Cadence 定制设计迁移流程加速现可支持 TSMC N3E 及 N2 工艺技术
- Cadence扩大TSMC N3E制程IP产品组合,推出新一代224G-LR SerDes IP,助力超大规模SoC设计
- 創意電子採用Cadence Clarity 3D求解器 將112G 長距離網路交換器的系統分析速度提高達5倍