Arteris 发布新一代 Magillem Registers
å®ç°å导ä½è½¯ç¡¬ä»¶éæèªå¨å
å å©ç¦å°¼äºå·åè´å°ï¼2025å¹´2æ25æ¥ - è´åäºå éç³»ç»çº§è¯ç (SoC) å¼åçé¢å ç³»ç» IP æä¾å Arteris å ¬å¸ï¼çº³æ¯è¾¾å è¡ç¥¨ä»£ç ï¼AIPï¼ä»å¤©å®£å¸ï¼æ£å¼æ¨åºç¨äºSoCéæèªå¨åçææ°ä¸ä»£Magillem Registersææ¯ã该产å使设计å¢éè½å¤å®ç°è½¯ç¡¬ä»¶éææµç¨çèªå¨åï¼ä¸å ¬å¸èªä¸»ç åçè§£å³æ¹æ¡ç¸æ¯ï¼å¯å°å¼åæ¶é´ç¼©ç 35%ï¼å¹¶è½å¸®å©è®¾è®¡å¢éåºå¯¹è®¾è®¡å¤ææ§çææï¼éæ¾èµæºä»¥æ¨å¨æ°çåæ°ã
Magillem Registers æ¯ä¸æ¬¾å ¨é¢çå¯åå¨è®¾è®¡å管ç产åï¼è½å¤ç²¾ç¡®å°èªå¨å软硬件æ¥å£ï¼HSIï¼ï¼ä»èå¿«éå¼åä»IoT设å¤å°å¤æçAIæ°æ®ä¸å¿çå¤è¯çç³»ç»çº§è¯çï¼multi-die SoCï¼çè¯çåè¯ç²ã该产åå¯å¸®å©è¯çæ¶æå¸ã硬件设计å¸ãåºä»¶å·¥ç¨å¸ãéªè¯å¢éåææ¡£å¢éå æå¤ææ§ï¼æ»¡è¶³å®æ¶ã髿çè·¨èè½å¢éæ²ééæ±ãå®éè¿ç»ä¸çè§èåç¼è¯æµç¨éä½äºæ åè¿æ¶çé£é©ï¼ä»èçæç²¾ç¡®ç设计ã
ææ°çç Magillem Registers 以ç»è¿ç¡ éªè¯ç Magillem 5 å CSRCompiler ææ¯ä¸ºåºç¡ï¼æ¨å¨éè¿æä¾éæçå䏿°æ®æºåºç¡æ¶ææ¥è§èãè®°å½ãå®ç°åéªè¯ SoC å°åæ å°ï¼ä»èç®ååä¼å工使µç¨ãè¿ç§æ¹æ³éè¿ä¿è¿é«æ IP éç¨åç¡®ä¿ç¸å ³è®¾è®¡å¢éçä¸è´æ§æ¥æé«ç产çãååè¶ è¿1,000 项è¯ä¹åè¯æ³æ£æ¥ï¼Magillem Registerså¯ç¡®ä¿é«è´¨éè¾åºï¼éªè¯ç¬¬ä¸æ¹ IPãå é¨ IP åæ´ä½ç³»ç»éæï¼ä»èæ¾èéä½è¯çæµç失败çé£é©ãæ¤å¤ï¼ä¸æå¨è§£å³æ¹æ¡ç¸æ¯ï¼æºè½èªå¨ååè½å¯å° HSI å¼åæ¶é´åå° 35%ï¼ä½¿å¼åå¢éè½å¤èªä¿¡å°åºå¯¹ç´§è¿«çé¡¹ç®æéã
ææ°ççæ¬ Magillem Registers 卿§è½ã容éãæ åæ¯æåæç¨æ§æ¹é¢å¸¦æ¥äºæ¾èæåãä¸ Magillem 5 ç¸æ¯ï¼å®çæ§è½æåé«è¾¾ 3 åï¼å¯å¨å åéå ç¼è¯æ°ç¾ä¸ä¸ªå¯åå¨ï¼åæ¶èªå¨çæå¯ç»¼åçå¯åå¨RTL ã宿¯æçè®¾è®¡è§æ¨¡å¢å äº 5 åï¼å¯ä»¥ä»å°å设计æ ç¼æ©å±å°å 嫿°ç¾ä¸ä¸ªæ§å¶å¯åå¨çè¶ å¤§åå¤è¯ç设计ã
Magillem Registerså¹¿æ³æ¯æè¡ä¸æ åï¼å æ¬æ°å¢å¯¹ IEEE 1685-2022 (IP-XACT) å SystemRDL 2.0 çæ¯æï¼åæ¶å ¼å®¹ä¹åççæ¬ãè¿å¢å¼ºäºIPçéç¨æ§ï¼æ©å¤§äºä¸ç¬¬ä¸æ¹ IP ä¾åºåçå ¼å®¹æ§ï¼ä¼åäº SoC éæãæç¨æ§çå¢å¼ºè¿ä¸æ¥æé«äºå¢éç工使çï¼æä¾äºä¸ä¸ªå¿«éãé«åº¦è¿ä»£ç设计ç¯å¢ï¼å æ¬ç®åè¾å ¥ãç´è§çææ¡£å¯¼èªãå¯å®å¶ç工使µç¨çåè½ï¼å¹¶éè¿å è¿çèªå¨åæ¶é¤äºé夿§çèæ¶ä¸æåºéçæå¨ä»»å¡ãMagillem Registers 以åè¶çæçå坿©å±æ§æ»¡è¶³äºç°ä»£è®¾è®¡ç¯å¢æ¥çå¢é¿çéæ±ã
“ç±äº70%以ä¸çè¯çéè¦çæ¬è¿ä»£ï¼å¯¹SoCå¢éæ¥è¯´ï¼ææè§£å³è½¯ç¡¬ä»¶éæé®é¢å·²ç»æ¯ä¸ä¸ªç¸å½å¤§çææï¼ç¹å«æ¯éçAIé»è¾æ³¨å ¥æå¸¦æ¥ç夿æ§åè¯çè§æ¨¡çå¢é¿ã”Arterisæ»è£å ¼é¦å¸æ§è¡å®K. Charles Janac表示3å¼åAI SoC å FPGA ææ¬é«æåèæ¶ï¼å æ¤èªå¨åæçå¯¹ææ¬æ§å¶è³å ³éè¦ï¼æä»¬ææ°åå¸ç Magillem Registers å¯ç¡®ä¿ SoC å·¥ç¨ç产çæå¤§åï¼å¹¶æ¾èéä½é¡¹ç®é£é©ã”
ArterisçSoCéæèªå¨å产åï¼å æ¬Magillem Registersï¼æ¨å¨éè¿èªå¨ååºå¯¹å¤ææ§ï¼éæ¾å¢éç产åï¼å å¿«é«è´¨éè¯ç²åSoC设计æµç¨ã欲äºè§£æ´å¤ä¿¡æ¯ï¼è¯·è®¿é® arteris.com/magillem-registersã
å ³äº Arteris
Arteris æ¯é¢å çç³»ç» IP æä¾åï¼è´åäºå éå½ä»çµåç³»ç»ä¸çç³»ç»çº§è¯ç (SoC) å¼åãArteris ççä¸ç½ç» (NoC) äºè¿ IP å SoCéæèªå¨åææ¯å¯ä»¥å®ç°æ´é«çäº§åæ§è½ãæ´ä½çåèåæ´å¿«çä¸å¸æ¶é´ï¼ä»èæä¾æ´å¥½ç SoC ç»æµæ§ï¼ä½¿å ¶å®¢æ·å¯ä»¥ä¸æ³¨äºææ³æªæ¥ãäºè§£æ´å¤ä¿¡æ¯ï¼è¯·è®¿é® arteris.comã
Related Semiconductor IP
- NPU IP Core for Mobile
- NPU IP Core for Edge
- Specialized Video Processing NPU IP
- HYPERBUS™ Memory Controller
- AV1 Video Encoder IP
Related News
- Arteris庆祝Magillem SoC集成自动化产品连续第三年符合汽车行业ISO 26262 TCL1功能安全标准
- Arteris®IP完成对Magillem Design Services资产的收购,创建了世界一流的SoC组装公司
- Codasip和Metrics Design Automation联合宣布在Codasip RISC-V SweRV CORE 专业支持包中集成Metrics云仿真平台
- Arteris IP 收购 Magillem 设计服务资产