Arm Neoverse新平台采用新思科技Fusion Compiler提升PPA
通过架构定向优化,加速Arm Neoverse V1和N2平台开发并提供优于同类的性能功耗比
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,其Fusion Compiler™已获Arm部署,以在下一代Arm® Neoverse™V1和N2基础架构内核上实现更佳功耗、性能和面积(PPA)。作为业内的唯一单数据模式和采用golden签核的RTL-to-GDSll实施解决方案,Fusion Compiler实现的最新技术进展进一步扩大了其单壳超收敛优化架构的独特优势,有助于开发者在基于Arm Neoverse的片上系统(SoC)设计上实现更优性能功耗比,以服务于包括数据中心基础设施、高性能计算、5G和AI在内的广泛市场应用。新思科技和Arm参考方法可通过QuickStart实施套件即时提供以上全新内核,以加快设计完成速度和上市时间。
Arm中央工程事业部CPU工程副总裁Jeff Kehl表示:“超大规模计算和云工作负载需要一个可扩展的、性能功耗比得到优化的架构,而全新的Arm Neoverse平台可全面满足这一需求。我们与新思科技合作并部署Fusion Compiler让我们得以快速掌握这一高度优化技术,协助我们的共同客户设计出可塑造市场的解决方案并部署到快速扩张的超大规模计算领域。”
新思科技Fusion Compiler RTL-to-GDSII解决方案采用独特架构,让开发者以超收敛方式实现理想PPA,从而提高成果生成速度及可预测性。Fusion Compiler利用高度可扩展的统一数据模型,其分析主干采用了业界golden签核分析工具的技术,并集成在单一的外壳内,从而实现了独特的定制流程,可提供更优结果质量(QoR)和签核相关性。Fusion Compiler解决方案的交叉优化引擎可确保关键的PPA指标在整个实施流程中得到高效优化。此外,其独特架构还通过“无处不在的机器学习”技术得到增强,从而可将效率和QoR提升至全新水平。
新思科技数字设计事业部总经理Shankar Krishnamoorthy表示:“新思科技和Arm建立了长期的合作关系,我们的共同目标是在低功耗、高性能计算方面不断提高标准,挑战极限“。Arm在其整个IP组合中应用的总计算(Total-Compute)原则与新思科技在Fusion Design Platform平台上的全集成概念存在许多相似之处,两者的目标都是提供更好的端到端结果和设计体验。通过本次成功的合作,Fusion Compiler能够在Neoverse V1和N2内核上实现更高水准的PPA,从而全面实现我们的共同目标。”
关于新思科技
新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为一家被纳入标普500强(S&P 500)的公司,新思科技长期以来一直处于全球电子设计自动化(EDA)和半导体IP产业的领先地位,并提供业界最广泛的应用程序安全测试工具和服务组合。无论您是创建先进半导体的片上系统(SoC)的设计人员,还是编写需要更高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您的创新产品所需要的解决方案。要获知更多信息,请访问www.synopsys.com。
Related Semiconductor IP
- RISC-V CPU IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
Related News
- 新思科技旗舰产品 Fusion Compiler助力客户实现超 500 次流片,行业领先优势进一步扩大
- SEMIFIVE 与 Arm Total Design 联手合作,计划开发 Arm Neoverse 驱动的 HPC 平台
- 新思科技推出Fusion Compiler,将QoR提升20%,TTR缩短2倍
- 新思科技Fusion Compiler让瑞萨加快交付下一代汽车设计