适用于高度模块化及可配置摄像头接口的 MIPI CSI-2 Tx 与 Rx 控制器 IP 核可立即获得许可
2022 年 4 月 13 日- 全球独立半导体 IP 核供应商和技术专业公司 T2MIP 很高兴地宣布,其合作伙伴的 MIPI 联盟标准 MIPI CSI-2 v2.0 Tx 和 Rx 控制器 IP 核可立即投入使用,且适用于所有类型的高性能摄像头应用。CSI-2 Tx 和 Rx IP 核已经过生产验证,且已在主要工厂的不同工艺节点上与匹配的 PHY 进行了整合。
MIPI 摄像头串行接口 (CSI-2) 是摄像头和图像处理引擎之间的接口。MIPI CSI 发射器和接收器遵守 MIPI CSI-2、MIPI D-PHY 和 MIPI C-PHY 规范。MIPI CSI-2 发射器与 MIPI CSI-2 接收器和 MIPI DPHY 相结合可为 MIPI 数据编码提供全方位的解决方案。分层结构可使用 4 个虚拟可配置通道和 16、18、24 和 36 bpp 的色彩模式。控制器还可以支持 YUV420 8、YUV422 8、RGB 888、565、666、555 和 444 以及 RAW 6、7、8、10、12 和 14。
MIPI CSI-2 v2.0 Tx 控制器 IP 核可用于移动和高速串行应用,摄像头可通过 MIPI 线路将视频数据发送到 MIPI CSI 接收器,从而对数据进行解码并用于后续处理。使用 C-PHY 时,每三个核最高可支持 3Gbps、三套三核最高可支持 17Gbps、D-PHY (V2.0) 的每条数据线路最高可支持 2.5Gbps、4 条线路最高可支持 10Gbps。该控制器设计可实现 Pixel 或 AXI 式应用接口,还可通过 CCI 接口注册配置。
该 MIPI CSI-2 v2.0 Rx 控制器 IP 核在移动和高速串行应用中可用作控制器,用于接收摄像头视频并通过 MIPI 线路与 MIPI CSI-2 发射器之间传输摄像头指令。与 Tx 一样,CSI-2 Rx IP 核具有可编程的 1、2 或 4 个数据通道配置。由于具有主动低电平异步复位和明确划分的时钟域,因此可在连续和非连续的时钟模式下运行。它还可以通过 CCI 接口/APB 接口注册配置。
MIPI CSI-2 Tx 和 Rx 控制器 IP 核也可以根据客户的要求进行修改,并作为一个全方位解决方案与 MIPI D-PHY IP / MIPI-C PHY IP 核一同提供。该产品已经过多个技术节点的硅验证,可与多个 PHY 供应商的 PHY 全面整合和运行。此外,该 MIPI CSI-2 Tx 和 Rx 控制器 IP 核已用于半导体行业的多媒体 SoC、汽车、移动应用、物联网及其他消费电子产品中。
除了 MIPI CSI-2 Tx 与 Rx 控制器 IP 核,T2M 广泛的硅接口 IP 核系列还包括 USB、HDMI、显示端口、DDR、MIPI(DSI, UFS, Unipro, RFFE, I3C)、PCIe、10/100/1000 以太网、V by One、可编程 SerDes、SD/e MMCs, , Serial ATA 等多种产品,可在主要工厂以低至 7 纳米的工艺几何尺寸进行生产。这些产品还可以根据要求被移植到其他代工厂和前沿制程节点。
可用性:这些半导体接口 IP 核可立即获得许可,既可独立使用,也可与预集成的控制器和 PHY 一起使用。如需了解更多关于许可选件和价格的信息,请发送请求/邮件至
关于 T2M:T2MIP是一家全球性独立半导体技术专业公司,可提供复杂的半导体 IP 核、软件、KGD 和颠覆性技术,帮助您加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星 SoC。如需更多信息,请访问:www.t-2-m.com
Related Semiconductor IP
- MIPI CSI-2 controller Receiver v 2.1, Compatible with MIPI C-PHY v1.2 & DPHY v2.1.
- MIPI CSI-2 Controller Core V2
- MIPI CSI-2 RX Controller
- MIPI CSI-2 Rx Controller
- MIPI CSI-2 RX Controller Subsystem
Related News
- 先进的MIPI DSI Tx&Rx控制器IP核:适用于现代显示SoC的低功耗、经济高效的解决方案
- T2M发布其伙伴研发的MIPI D-PHY IP与MIPI DSI控制器IP核,可应用于高性能、低成本的相机和显示器芯片设计!
- T2M发布经过量产验证的MIPI C-D Combo Tx/Rx PHY和CSI / DSI控制器IP,可以提升客户显示器和摄像机SoC芯片的性能
- MIPI C-PHY/D-PHY组合IP(4.5Gbps)和CSI Tx控制器IP核心,以满足广泛应用的最高性能和可靠性标准。