Synopsys推出全新IP子系统以加速物联网设备中的数据融合处理
智能数据融合IP子系统DesignWare Smart Data Fusion IP Subsystem集成了最新的ARC EM DSP处理器、外设和软件,以提升信号处理性能并降低能耗
美国加利福尼亚州山景城,2016年1月27日-- 新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:其带有多核优化(Multicore Optimization,MCO)功能的Platform Architect™虚拟原型解决方案率先支持全新的IEEE 1801-2015统一功耗格式(Unified Power Format,UPF)3.0系统级IP功耗建模标准。全新的IEEE 1801-2015 UPF标准实现了互操作型IP功耗模型的高效创建和重用,以支持在早期就对多核SoC架构进行功耗和性能分析。再结合Platform Architect MCO对IEEE 1666-2011 SystemC事务级建模(TLM)的原生支持和Synopsys的Fast Timed(FT)模型库,架构师可以对系统的运行情况、性能和功耗进行统一观察,从而在开发周期的前几个月就可以加速多核SoC的功耗感知架构设计。
新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:推出全新的智能数据融合IP子系统DesignWare® Smart Data Fusion IP Subsystem,这是一款集成化的、预先验证过的硬件和软件IP产品,专门针对高效DSP性能和超低能耗进行了优化。这种Smart Data Fusion IP Subsystem提供了可选的DesignWare ARC® EM DSP处理器,包括最新的、支持XY存储器的EM9D和EM11D内核,从而提升信号处理性能。内置的一个微型DMA控制器实现了系统级能耗的最小化,它支持处理器在处于几种可编程的休眠模式之一时仍进行数据传输。集成的外设、存储器、硬件加速器和软件DSP函数为物联网应用中的常规处理任务提供所需的执行效率,这些任务包括持续运行的传感器融合、语音和图像检测以及音频回放等等。
“物联网边界设备越来越需要将低功耗感知能力与高性能处理结合在一起,”瑞萨电子株式会社核心技术事业部副总裁Tadaaki Yamauchi表示。“通过我们合作的示范平台,利用先进的40nm嵌入式闪存技术,瑞萨和Synopsys展示了设计人员如何能够利用互补技术,如Synopsys的DesignWare Smart Data Fusion IP Subsystem,以及瑞萨的创新性的、高速嵌入式闪存控制器IP,来在较短的时间内开发高性能且成本优化的物联网子系统。”
该DesignWare Smart Data Fusion IP的设计目的在于,以最低功耗处理来自大量数字和模拟传感器的数据,卸载主处理器的工作负担,以及对传感器数据实现更高效的处理。这种完全可配置的IP子系统包括一个ARC EM5D、EM7D、EM9D或EM11D处理器。该系列低功耗内核结合了RISC和DSP处理,并包括对XY存储器组的支持以实现一种持续的吞吐量,即每个时钟周期处理一个32x32 MAC操作(或两个16x16 MAC操作)。额外的信号处理带宽已经过优化,以管理先进的传感器融合算法所需要的大量数据处理,并提升了包括MP3、SBC、OPUS和AAC LC在内的一系列音频格式的处理效率。例如,在40nm低功耗工艺中,通过ARC处理器来执行诸如蓝牙低复杂度子带编码(SBC)等编解码任务时,需要的功耗低于40微瓦,同时频率比竞争性处理器产品低25%以上。
该子系统的内置微型DMA控制器在处理器处于休眠状态时,仍支持存储器和外设的访问,它与传统的、基于总线的DMA实现方式相比,提供了快4倍的访问时间。此外,子系统包含高度优化的I/O外设,包括多个SPI、I2C和模拟数字转换器接口,进一步减少了门数量并降低了能耗,同时减少了工程工作量。
为了简化软件开发,该子系统包括各种软件驱动程序和一个由现成可用的DSP函数组成的、功能丰富的函数库,包括支持滤波、相关、矩阵/向量、抽取/内插以及其他复杂的数学运算等。通过使用原生的DSP处理器指令和紧密耦合的硬件加速器,设计人员可以用硬件的方式实现这些专门面向传感器的DSP函数,从而提升性能效率并降低功耗。该子系统可由商用软件来支持,这些软件覆盖了一系列物联网功能特性,包括语音识别、语音控制、动作感知以及音频后处理和回放。此外,Synopsys的开放软件平台embARC Open Software Platform支持软件开发人员在线获得一整套免费且开源的软件,从而加速子系统的代码开发。
“先进的传感器融合应用要求高集成度以及最低的功耗和最小的面积,”Synopsys IP和原型营销副总裁John Koeter说道。“全新的DesignWare Smart Data Fusion IP Subsystem为设计人员提供了一种预先验证过的硬件/软件解决方案;该解决方案为设计人员提供了管理特别任务时所需的DSP功能,同时还能满足系统功耗预算,这些任务包括处理传感器信息、识别声音和音频回放等。通过提供一个完整的、预先集成好的IP子系统,我们使设计人员能够快速地将这一关键功能整合到他们的物联网设备中,同时显著地降低风险并减少工作量。”
供货
DesignWare Smart Data Fusion IP Subsystem智能数据融合IP子系统将于2016年2月开始供货。更多关于智能数据融合IP子系统的信息,请访问: https://www.synopsys.com/dw/ipdir.php?ds=smart-data-fusion-subsystem
关于DesignWare IP
新思科技(Synopsys)是一家为系统级芯片设计提供高质量的、经硅验证的IP解决方案的领先提供商,其丰富的DesignWare IP产品组合包括各种逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及在系统级芯片中集成IP,Synopsys的IP Accelerated计划提供IP原型设计套件、IP软件开发套件以及IP子系统。Synopsys在IP质量、全面的技术支持以及强健的IP开发方法学方面大量投资,使设计人员能够降低集成风险,同时缩短上市时间。更多有关DesignWare IP的信息,请访问: http://www.synopsys.com/designware。
关于Synopsys
新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)是各家创新公司在从芯片(Silicon)到软件(Software™)等多个领域内的合作伙伴,这些公司开发了我们每天所依赖的电子产品和软件应用。作为世界第16大软件公司,Synopsys长期以来一直是电子设计自动化(EDA)和半导体IP领域内的全球领导者,同时其Coverity®解决方案也使之成为软件质量和安全测试领域内的领导者。无论您是创造先进半导体产品的SoC设计人员,还是编写需要最高质量和安全性的应用软件开发人员,Synopsys都有开发各种创新的、高质量的和安全的产品而需要的解决方案。更多信息,请访问http://www.synopsys.com。
Related Semiconductor IP
- RISC-V CPU IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
Related News
- 新思科技推出业界首个1.6T以太网IP整体解决方案,满足AI和超大规模数据中心芯片的高带宽需求
- 新思科技推出全新 DesignDash设计优化解决方案,开启更智能的SoC设计新时代
- 新思科技DesignWare PVT子系统针对台积公司N3制程技术提升性能、功耗和芯片生命周期管理
- Fortemedia授权Cadence Tensilica Fusion F1 DSP用于Always-On智能麦克风处理器