新思科技推出业界首个统一平台3DIC Compiler,以加速多裸晶芯片系统设计和集成
独特的平台可为2.5D/3D封装设计与实现提供自动化和可视化,并且优化了功率、热量和噪声感知
加州山景城2020年8月11日 -- 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日推出其3DIC Compiler平台,转变了复杂的2.5和3D多裸晶芯片系统的设计与集成。该平台提供一个前所未有的完全集成、高性能且易于使用的环境,可集架构探究、设计、实现和signoff于一体,并且优化了信号、功率和热完整性。凭借3DIC Compiler,IC设计和封装团队能够实现无与伦比的多裸晶芯片集成、协同设计和更快的收敛。
三星电子设计平台开发执行副总裁Jaehong Park表示:“通过与新思科技合作,我们现在可以为高端网络和高性能计算应用提供先进多裸晶芯片封装解决方案,从而为双方共同的客户服务。3DIC Complier及其统一平台颠覆了先进多裸晶芯片封装的设计方式,重新定义了2.5D/3D多裸晶芯片解决方案在整个设计工作流程中的传统工具边界。”
IC封装新时代
随着对硅可扩展性和新系统架构不断增长的需求,2.5和3D多裸晶芯片集成已成为满足系统级性能、功率、面积和成本要求的关键。越来越多的因素促使系统设计团队利用多裸晶芯片集成来应对人工智能和高性能计算等新应用。这些应用正在推动Chiplets and Stacked-die等新的封装架构,并与高带宽或低延迟存储器相结合,以集成到一个封装解决方案中。
颠覆传统IC封装工具
随着2.5D和3D IC的出现,IC封装要求越来越类似于IC设计要求,例如类似SoC的规模,具有成千上万的裸片间互连。传统的IC封装工具通常与现有的IC设计工具有着很松散的集成。然而,它们的数据模型在可扩展性方面收到了根本性限制,并开始背离3DIC架构更复杂的设计要求。此外,考虑到不相交的工具和松散集成的流程,3DIC设计进度不可预测、漫长且经常不收敛。
推出3DIC Compiler
新思科技的3DIC Compiler建立在一个IC设计数据模型的基础上,通过更加现代化的3DIC结构,实现了容量和性能的可扩展性。该平台提供了一个集规划、架构探究、设计、实现、分析和signoff于一体的环境。此外,3DIC Compiler为所有视图(架构、规划、设计、实现、分析和signoff)提供独特且用户友好的可视化功能(如360°三维视图、交叉探测等),在IC封装可用性方面树立了新的标准。
新思科技与多物理场仿真行业的全球领导者Ansys合作,将Ansys的RedHawkTM系列硅验证分析能力与3DIC Compiler相集成。RedHawk生成高度精确的信号、热量和功率数据,这些数据被紧密集成到3DIC Compiler中,用于封装设计。与传统的解决方案相比,RedHawk和新思科技3DIC Compiler之间的自动反标以更少的迭代实现更快的收敛。
Ansys副总裁兼总经理John Lee表示:“在多裸晶芯片环境中,对孤立的单个裸晶芯片进行功率和热量分析已然不够,整个系统需要一起分析。通过与新思科技3DIC Compiler及其多裸晶芯片设计环境的集成,设计人员可以更好地优化整体系统解决方案,以实现信号完整性、功率完整性和热完整性,同时在signoff期间实现更快的收敛。”
新思科技设计事业部系统解决方案及生态系统支持高级副总裁Charles Matar表示:“新思科技与主要客户和代工厂密切合作开发的3DIC Compiler将开创一个新的3DIC设计时代。它提供了一套当今极其复杂的前沿设计所需的完全集成的技术:具有SoC规模能力以及无与伦比的系统级和整体多裸晶芯片集成方法。这将使我们的客户能够在封装设计方面进行创新,并为异构系统架构提供解决方案。”
详情请访问:www.synopsys.com/3DIC。
新思科技简介
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问www.synopsys.com。
Related Semiconductor IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
- High Speed Ethernet 2/4/8-Lane 200G/400G PCS
Related News
- 新思科技3DIC Compiler通过三星多裸晶芯片集成流程认证,助力2.5D和3D IC设计
- 新思科技3DIC Compiler支持三星实现针对HPC应用的高带宽存储先进多裸晶芯片封装流片
- 新思科技旗舰产品 Fusion Compiler助力客户实现超 500 次流片,行业领先优势进一步扩大
- sureCore 的 28 纳米 FDSOI 内存编译器浓重上市