IC Compiler II全新升级 实现吞吐量2倍增速并降低10%总功耗
Realtek为其新一代通信网络设计部署IC Compiler II
加州山景城2019年8月6日 -- 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日发布最新旗舰版IC Compiler™ II布局布线系统,包括数项新的创新技术,为汽车、云计算、人工智能、网络和无线应用等广泛垂直市场的新一波前沿设计带来卓越的结果质量(QoR)和最短的得出结果时间(TTR)。IC Compiler II可将总功耗降低10%、面积减少5%、时序改进5%、运行速度提高2倍。基于这些显著的技术优势,Realtek在新一代通信网络设计中部署了最新的IC Compiler II技术,以满足严苛的功耗、性能和面积(PPA)预算,同时减少获得设计结果的用时。
Realtek副总裁兼发言人Yee-Wei Huang表示:“设计复杂的网络通信器件,并在不影响设计时间表的情况下实现最高的结果质量,对于我们的目标市场至关重要。因此,我们与新思科技密切合作,部署最新的IC Compiler II技术,并实现了高达2倍的运行速度提升。我们对于高效实现积极的结果质量并满足上市时间目标非常有信心。”
IC Compiler II可实现卓越结果质量的关键新技术包括:
- 公共物理优化基础设施
- 新的基于Arc的统一时钟数据同步优化技术(CCD)
- 物理感知逻辑再综合和动态压降驱动型功耗成形
- IC Compiler II内的RedHawk™ Analysis Fusion 电压降驱动的优化
- 穷举路径分析(PBA)和signoff准确度带来了无可匹敌的设计收敛
包括固有核心引擎算法加速、智能场景管理、高效硬件扩展和流并发的多种新的加速改进,可带来快2倍的设计吞吐量。
新思科技芯片设计事业部总经理Sassine Ghazi表示:“IC Compiler II布局布线解决方案是新一代复杂设计的首选工具,对推动功耗、性能和面积边界至关重要。Realtek等用户处于创新前沿,采用最新版IC Compiler II真实见证了新思科技的布局布线解决方案在设计实现结果质量方面引领业界的地位,并可以帮助他们提供差异化产品。”
新思科技简介
新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问www.synopsys.com。
Related Semiconductor IP
- AES GCM IP Core
- High Speed Ethernet Quad 10G to 100G PCS
- High Speed Ethernet Gen-2 Quad 100G PCS IP
- High Speed Ethernet 4/2/1-Lane 100G PCS
- High Speed Ethernet 2/4/8-Lane 200G/400G PCS
Related News
- Synopsys的IC编译器II完成了台积电12纳米工艺技术认证
- 采用先进融合技术的IC Compiler II为瞻博网络带来最优设计实现质量,并将ECO周转时间缩短40%以上
- 三星采用新思科技的IC Compiler II 机器学习技术设计新一代5纳米移动SoC芯片
- 新思科技IC Compiler II技术助力Graphcore一次性成功实现数百亿门级AI处理器的硅晶设计